[發明專利]對芯片進行復雜工程修改的通用方法、設備和存儲介質在審
| 申請號: | 202011184625.X | 申請日: | 2020-10-30 |
| 公開(公告)號: | CN112329362A | 公開(公告)日: | 2021-02-05 |
| 發明(設計)人: | 段光生;賀偉 | 申請(專利權)人: | 盛科網絡(蘇州)有限公司 |
| 主分類號: | G06F30/327 | 分類號: | G06F30/327 |
| 代理公司: | 蘇州威世朋知識產權代理事務所(普通合伙) 32235 | 代理人: | 董燕 |
| 地址: | 215021 江蘇省蘇州市*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 芯片 進行 復雜 工程 修改 通用 方法 設備 存儲 介質 | ||
本發明揭示了一種對芯片進行復雜工程修改的通用方法、設備和存儲介質,所述方法包括:將完整RTL修改拆分為多個RTL子修改;在原始網表的基礎上,分別對所述多個RTL子修改進行工具自動ECO,每個RTL子修改都得到對應的ECO腳本;將所有RTL子修改對應的ECO腳本依次加載到所述原始網表上,得到ECO合并網表;根據所述完整RTL修改對應的RTL綜合網表,對所述ECO合并網表進行工具自動ECO,得到ECO完備網表。與現有技術相比,本發明對芯片進行復雜工程修改的通用方法,通過將復雜RTL修改拆分成多個RTL子修改,分別對RTL子修改進行工具自動ECO后再進行綜合ECO,從而得到與完整RTL修改對應的ECO網表文件,實現芯片的復雜ECO,加快芯片的上市。
技術領域
本發明涉及網絡通信領域,尤其涉及一種對芯片進行復雜工程修改的通用方法、設備和存儲介質。
背景技術
隨著科技的發展,芯片復雜度越來越高,而芯片的研發周期又要越來越短,如果在芯片開發后期發現其功能存在缺陷,并且需要進行RTL(寄存器轉換級電路)修改,就要評估是否可以通過做工程修改(ECO,Engineering Change Order,指通過修改部分電路單元或連線,而保持其他電路和連線不變的方法來修改門級電路或版圖)來實現功能缺陷的修復。
工程修改有兩種方式,一種是手工方式,一種是工具自動方式。由于工程修改針對的是門級網表,門級網表的可讀性非常差,并且在綜合時會基于寄存器轉換級電路做復雜優化,因此手工工程修改只適合特別簡單的場景;對于設計規模和工程修改規模都不大的情況,工具自動修改可以較好的處理。但如果工程修改規模很大,修改很復雜,工具自動修改也是不可實現的。
專利CN105701294B闡述了一種可以實現復雜工程修改的方法,但該專利有其局限性,即依賴于RTL設計中是否存在一個關鍵信號,并且這個關鍵信號能夠控制絕大多數受影響的寄存器,并且在網表中也能找到這個對應的關鍵信號。但是在實際的應用中,很多情況下可能并沒有這樣一個關鍵信號。因此,如何使用一種通用的方法,實現芯片的復雜工程修改,加速芯片的上市,是目前亟待解決的問題。
發明內容
本發明的目的在于提供一種對芯片進行復雜工程修改的通用方法、設備和存儲介質。
為實現上述發明目的之一,本發明一實施方式提供一種對芯片進行復雜工程修改的通用方法,所述方法包括:
將完整RTL修改拆分為多個RTL子修改;
在原始網表的基礎上,分別對所述多個RTL子修改進行工具自動ECO,每個RTL子修改都得到對應的ECO腳本;
將所有RTL子修改對應的ECO腳本依次加載到所述原始網表上,得到ECO合并網表;
根據所述完整RTL修改對應的RTL綜合網表,對所述ECO合并網表進行工具自動ECO,得到ECO完備網表。
作為本發明一實施方式的進一步改進,所述“將完整RTL修改拆分為多個RTL子修改”具體包括:
獲取完整RTL修改所涉及的寄存器的數量、寄存器需要修改的輸入端類型,其中,所述輸入端類型包括數據輸入端和時鐘輸入端;
根據所述寄存器的數量和寄存器需要修改的輸入端類型,將完整RTL修改拆分為多個RTL子修改。
作為本發明一實施方式的進一步改進,所述“根據所述寄存器的數量和寄存器需要修改的輸入端類型,將完整RTL修改拆分為多個RTL子修改”具體包括:
將只存在數據輸入端修改、且修改數量不超過第一設定閾值的寄存器組的修改劃分為一個RTL子修改;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于盛科網絡(蘇州)有限公司,未經盛科網絡(蘇州)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011184625.X/2.html,轉載請聲明來源鉆瓜專利網。





