[發明專利]一種多接口芯片低功耗模式的設計方法在審
| 申請號: | 202011175846.0 | 申請日: | 2020-10-29 |
| 公開(公告)號: | CN112434773A | 公開(公告)日: | 2021-03-02 |
| 發明(設計)人: | 馬千祥;袁永鋒 | 申請(專利權)人: | 北京中電華大電子設計有限責任公司 |
| 主分類號: | G06K19/077 | 分類號: | G06K19/077 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 102209 北京市昌平區北七家鎮未*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 接口 芯片 功耗 模式 設計 方法 | ||
1.一種多接口芯片低功耗模式的設計方法,其特征在于,該設計方法包含正常工作模式(S1)、低功耗等待模式(S2)和完全低功耗模式(S3)三種芯片不同的功耗狀態;其中:芯片正常工作模式(S1)下在所有接口空閑且無B接口快速響應要求時可進入完全低功耗模式(S3),在A接口暫停或B接口快速響應要求下可進入低功耗等待模式(S2);低功耗等待模式(S2)在有接口請求時可快速喚醒進入正常工作模式(S1),在所有接口空閑或其他接口空閑,支持C接口一主多從應用下,C接口地址不匹配時可進入完全低功耗模式(S3);完全低功耗模式(S3)在有A/B/D接口請求時跳轉進入正常工作模式(S1),一主多從應用下,在有C接口請求時進入低功耗等待模式(S3)。
2.根據權利要求1所述的設計方法,其特征在于,所述低功耗等待模式(S2)下支持A接口暫停狀態并支持速喚醒以及在所有接口變為空閑時進入所述完全低功耗模式(S3)。
3.根據權利要求1所述的設計方法,其特征在于,支持所述低功耗等待模式(S2)下B接口快速響應要求,若無快速響應要求且所有接口空閑狀態時由所述正常工作模式(S1)進入所述完全低功耗模式(S3)。
4.根據權利要求1所述的設計方法,其特征在于,所述支持C接口一主多從應用下,所述低功耗等待模式(S2)下C接口地址匹配喚醒,若地址匹配則芯片喚醒,進入所述正常工作模式(S1);不匹配則重新進入所述完全低功耗狀態(S3)。
5.根據權利要求1所述的設計方法,其特征在于,所述低功耗等待模式(S2)下檢測到當前所有接口(包括A/B/C/D接口)空閑時可進入所述完全低功耗模式(S3)。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京中電華大電子設計有限責任公司,未經北京中電華大電子設計有限責任公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011175846.0/1.html,轉載請聲明來源鉆瓜專利網。





