[發(fā)明專利]一種PCIe芯片鏈路訊號驗(yàn)證分析檢測板和檢測系統(tǒng)在審
| 申請?zhí)枺?/td> | 202011006769.6 | 申請日: | 2020-09-23 |
| 公開(公告)號: | CN112260887A | 公開(公告)日: | 2021-01-22 |
| 發(fā)明(設(shè)計)人: | 尤信富 | 申請(專利權(quán))人: | 蘇州浪潮智能科技有限公司 |
| 主分類號: | H04L12/26 | 分類號: | H04L12/26 |
| 代理公司: | 北京眾達(dá)德權(quán)知識產(chǎn)權(quán)代理有限公司 11570 | 代理人: | 文季 |
| 地址: | 215000 江蘇省蘇州*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 pcie 芯片 訊號 驗(yàn)證 分析 檢測 系統(tǒng) | ||
1.一種PCIe芯片鏈路訊號驗(yàn)證分析檢測板,其特征在于,包括:電源接口、電壓調(diào)整模組、PCIe x16標(biāo)準(zhǔn)插槽、第一上行x8 slimline接口、第二上行x8 slimline接口、第一下行x8 slimline接口和第二下行x8 slimline接口;
所述電源接口的供電端連接所述電壓調(diào)整模組的輸入端;
所述電壓調(diào)整模組的輸出端連接所述PCIe x16標(biāo)準(zhǔn)插槽的供電端;
所述第一上行x8 slimline接口和所述第二上行x8 slimline接口均連接所述PCIex16標(biāo)準(zhǔn)插槽的發(fā)送端;
所述第一下行x8 slimline接口和所述第二下行x8 slimline接口均連接所述PCIex16標(biāo)準(zhǔn)插槽的接收端。
2.根據(jù)權(quán)利要求1所述的PCIe芯片鏈路訊號驗(yàn)證分析檢測板,其特征在于,所述電源接口為6針12V外接式電源接口。
3.根據(jù)權(quán)利要求2所述的PCIe芯片鏈路訊號驗(yàn)證分析檢測板,其特征在于,所述電壓調(diào)整模組包括12V轉(zhuǎn)3.3V的同步降壓電路;
所述同步降壓電路包括:電感濾波電路、電容濾波電路、同步降壓芯片、RC濾波電路和諧振電路;
所述電壓調(diào)整模組的輸入端依次通過所述電感濾波電路和所述電容濾波電路連接所述同步降壓芯片的輸入端;
所述同步降壓芯片的轉(zhuǎn)換端通過所述RC濾波電路接地;
所述同步降壓芯片的轉(zhuǎn)換端還通過所述諧振電路連接所述電壓調(diào)整模組的輸出端。
4.根據(jù)權(quán)利要求3所述的PCIe芯片鏈路訊號驗(yàn)證分析檢測板,其特征在于,所述電感濾波電路包括第一電感;
所述電容濾波電路包括第一電解電容、第二電解電容、第一電容、第二電容、第三電容和第四電容;所述第一電解電容、所述第二電解電容、所述第一電容、所述第二電容、所述第三電容和所述第四電容并聯(lián)連接,構(gòu)成第一并聯(lián)電路;所述第一并聯(lián)電路的一端連接所述同步降壓芯片的輸入端,其相對的另一端接地;
所述RC濾波電路包括串聯(lián)連接的第一電阻和第五電容;
所述諧振電路包括第二電感、第二電阻、第六電容、第七電容、第八電容、第九電容、第三電解電容和第四電解電容;所述第二電阻、所述第六電容、所述第七電容、所述第八電容、所述第九電容、所述第三電解電容和所述第四電解電容并聯(lián)連接構(gòu)成第二并聯(lián)電路;所述同步降壓芯片的轉(zhuǎn)換端依次通過所述第二電感和所述并聯(lián)電路的一端連接所述電壓調(diào)整模組的輸出端;所述第二并聯(lián)電路的相對的另一端接地。
5.根據(jù)權(quán)利要求4所述的PCIe芯片鏈路訊號驗(yàn)證分析檢測板,其特征在于,所述同步降壓芯片為MPQ8633BGLE-Z降壓芯片。
6.根據(jù)權(quán)利要求4所述的PCIe芯片鏈路訊號驗(yàn)證分析檢測板,其特征在于,所述電壓調(diào)整模組的輸出端分別連接所述PCIe x16標(biāo)準(zhǔn)插槽的A側(cè)第9引腳、A側(cè)第10引腳和B側(cè)第8引腳。
7.根據(jù)權(quán)利要求1所述的PCIe芯片鏈路訊號驗(yàn)證分析檢測板,其特征在于,所述第一上行x8 slimline接口、所述第二上行x8 slimline接口、所述第一下行x8 slimline接口和所述第二下行x8 slimline接口均與所述PCIe x16標(biāo)準(zhǔn)插槽平行設(shè)置。
8.根據(jù)權(quán)利要求7所述的PCIe芯片鏈路訊號驗(yàn)證分析檢測板,其特征在于,所述第一上行x8 slimline接口和所述第二上行x8 slimline接口均位于所述PCIe x16標(biāo)準(zhǔn)插槽的一側(cè);所述第一下行x8 slimline接口和所述第二下行x8 slimline接口均位于所述PCIe x16標(biāo)準(zhǔn)插槽的相對的另一側(cè)。
9.根據(jù)權(quán)利要求8所述的PCIe芯片鏈路訊號驗(yàn)證分析檢測板,其特征在于,所述第一上行x8 slimline接口、所述第二上行x8 slimline接口、所述第一下行x8 slimline接口和所述第二下行x8 slimline接口均與所述PCIe x16標(biāo)準(zhǔn)插槽等間距設(shè)置。
10.一種PCIe芯片鏈路訊號驗(yàn)證分析檢測系統(tǒng),其特征在于,所述系統(tǒng)包括:PCIe協(xié)議分析儀和如權(quán)利要求1至9任一所述的PCIe芯片鏈路訊號驗(yàn)證分析檢測板;
所述PCIe協(xié)議分析儀連接所述PCIe芯片鏈路訊號驗(yàn)證分析檢測板的PCIe x16標(biāo)準(zhǔn)插槽。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于蘇州浪潮智能科技有限公司,未經(jīng)蘇州浪潮智能科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011006769.6/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 一種安裝PCIE卡的設(shè)備
- 一種PCIe設(shè)備管理方法及裝置
- 一種高速外設(shè)部件互連標(biāo)準(zhǔn)卡及其使用方法和裝置
- 一種基于PCIESwitch的PCIE信號擴(kuò)展系統(tǒng)及方法
- 一種基于PCIE Switch的PCIE信號擴(kuò)展系統(tǒng)
- PCIe設(shè)備共享網(wǎng)絡(luò)的生成方法、裝置及系統(tǒng)
- 一種PCIE設(shè)備的對接方法及PCIE設(shè)備
- 一種PCIE擴(kuò)展卡、相應(yīng)主機(jī)和PCIE信號擴(kuò)展方法
- 一種PCIe總線地址空間分配方法及裝置
- 一種服務(wù)器CPU適配PCIE板卡的方法
- 驗(yàn)證系統(tǒng)、驗(yàn)證服務(wù)器、驗(yàn)證方法、驗(yàn)證程序、終端、驗(yàn)證請求方法、驗(yàn)證請求程序和存儲媒體
- 驗(yàn)證目標(biāo)系統(tǒng)的驗(yàn)證系統(tǒng)及其驗(yàn)證方法
- 驗(yàn)證設(shè)備、驗(yàn)證方法和驗(yàn)證程序
- 驗(yàn)證裝置、驗(yàn)證系統(tǒng)以及驗(yàn)證方法
- 驗(yàn)證方法、驗(yàn)證系統(tǒng)、驗(yàn)證設(shè)備及其程序
- 驗(yàn)證方法、用于驗(yàn)證的系統(tǒng)、驗(yàn)證碼系統(tǒng)以及驗(yàn)證裝置
- 圖片驗(yàn)證碼驗(yàn)證方法和圖片驗(yàn)證碼驗(yàn)證裝置
- 驗(yàn)證裝置、驗(yàn)證程序和驗(yàn)證方法
- 驗(yàn)證裝置、驗(yàn)證方法及驗(yàn)證程序
- 跨多個驗(yàn)證域的驗(yàn)證系統(tǒng)、驗(yàn)證方法、驗(yàn)證設(shè)備





