[發明專利]用于提供多相時鐘的設備和方法在審
| 申請號: | 202010837124.0 | 申請日: | 2020-08-19 |
| 公開(公告)號: | CN112489704A | 公開(公告)日: | 2021-03-12 |
| 發明(設計)人: | 三堀真吾;前健治 | 申請(專利權)人: | 美光科技公司 |
| 主分類號: | G11C7/22 | 分類號: | G11C7/22 |
| 代理公司: | 北京律盟知識產權代理有限責任公司 11287 | 代理人: | 王龍 |
| 地址: | 美國愛*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 提供 多相 時鐘 設備 方法 | ||
公開了用于提供多相時鐘的設備和方法。示例設備包含多個時鐘電路,每個時鐘電路被配置成響應于相應的輸入時鐘來提供所述多相時鐘中的一個多相時鐘。所述設備進一步包含第一控制電路和第二控制電路。所述第一控制電路接收所述多相時鐘中的第一個多相時鐘和提供給所述多個時鐘電路的復位信號,并提供第一控制信號以復位所述多個時鐘電路中基于所述多相時鐘中的所述第一個多相時鐘和所述復位信號的時鐘電路。所述第二控制電路接收所述控制時鐘和所述多相時鐘中的第二個多相時鐘,并提供第二控制信號以時控所述多個時鐘電路中基于所述控制時鐘和所述多相時鐘中的所述第二個多相時鐘的所述時鐘電路。
技術領域
本申請涉及半導體存儲器,并且更具體地涉及用于提供多相時鐘的設備和方法。
背景技術
半導體存儲器在很多電子系統中被用于存儲稍后時間可以檢索到的數據。由于越來越多地要求電子系統更快、計算能力更強并且消耗功率更少,因此一直在不斷開發存取更快、存儲數據更多且使用功率更少的半導體存儲器,以滿足變化的需要。
通常通過為半導體存儲器提供命令信號、地址信號、時鐘信號來控制所述存儲器。命令信號可以控制半導體存儲器以執行各種存儲器操作,例如,從存儲器檢索數據的讀取操作和將數據存儲到存儲器的寫入操作。
關于寫入操作,數據可以串行地提供給存儲器,即,作為逐位地提供給存儲器的數據端的連續數據位。串行數據由存儲器內部地解串行,以并行提供數據用于存儲在存儲器陣列中。對解串行操作的時序由時鐘控制,例如,相對于其它多相時鐘具有相位關系的多相時鐘。
多相時鐘可以由內部時鐘電路提供。然而,由于存儲器的操作條件,內部時鐘電路可能經受性能的變化。例如,改變操作條件可以使得內部時鐘電路無意地改變多相時鐘的時序,如為多相時鐘中的一或多個多相時鐘提供毛刺(glitch)或時鐘電平的意外變化。時鐘毛刺可以使得依賴于時鐘的電路(例如,用于執行解串行操作的電路)不可預測地且錯誤地操作。結果,并行提供用于存儲到存儲器陣列的數據相對于連續提供的數據可能是不準確的。
因此,提供多相時鐘的電路可能是期望的,所述電路抵抗時鐘電平的意外變化(如時鐘毛刺等)。
發明內容
本申請的一個實施例提供了一種設備,其包括:多個時鐘電路,每個時鐘電路包含輸入節點、輸出節點、復位節點和控制時鐘節點,所述多個時鐘電路中的每個時鐘電路被配置成基于所述輸入節點處的相應的輸入在所述輸出節點處提供相應的輸出時鐘,所述多個時鐘電路中的第一個時鐘電路被配置成在所述輸入節點處接收命令;第一控制電路,所述第一控制電路包含第一輸入和第二輸入以及輸出,所述第一控制電路被耦接以在所述第一輸入處接收由除了所述多個時鐘電路中的最后一個時鐘電路之外的所述多個時鐘電路中的一個時鐘電路提供的第一輸出時鐘,并且被耦接以在所述第二輸入處接收復位信號,所述第一控制電路被配置成基于所述第一輸出時鐘和所述復位信號向所述多個時鐘電路中的所述最后一個時鐘電路的所述復位節點提供輸出信號;以及第二控制電路,所述第二控制電路包含第一輸入和第二輸入以及輸出,所述第二控制電路被耦接以在所述第一輸入處接收控制時鐘,并且被耦接以在所述第二輸入處接收由所述多個時鐘電路中的所述最后一個時鐘電路提供的輸出時鐘,所述第二控制電路被配置成基于所述控制時鐘和所述輸出時鐘向所述多個時鐘電路中的所述最后一個時鐘電路的所述控制時鐘節點提供輸出信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于美光科技公司,未經美光科技公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010837124.0/2.html,轉載請聲明來源鉆瓜專利網。





