[發(fā)明專利]一種數(shù)據(jù)處理方法、裝置、運算芯片及存儲介質(zhì)在審
| 申請?zhí)枺?/td> | 202010529663.8 | 申請日: | 2020-06-11 |
| 公開(公告)號: | CN111756650A | 公開(公告)日: | 2020-10-09 |
| 發(fā)明(設計)人: | 王江為;劉鈞鍇;闞宏偉 | 申請(專利權)人: | 廣東浪潮大數(shù)據(jù)研究有限公司 |
| 主分類號: | H04L12/851 | 分類號: | H04L12/851;H04L12/801;G06F15/163;H04L29/08;G06F15/76 |
| 代理公司: | 北京集佳知識產(chǎn)權代理有限公司 11227 | 代理人: | 丁曼曼 |
| 地址: | 510620 廣東省廣州市天河區(qū)*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 數(shù)據(jù)處理 方法 裝置 運算 芯片 存儲 介質(zhì) | ||
1.一種數(shù)據(jù)處理方法,其特征在于,應用于對多個上游運算芯片傳入的數(shù)據(jù)進行數(shù)據(jù)處理的當前運算芯片,包括:
獲取緩存區(qū)的數(shù)據(jù)占用量;
判斷所述數(shù)據(jù)占用量是否達到控流閾值;
如果是,則獲取各所述上游運算芯片之間的優(yōu)先級,并按照所述優(yōu)先級的順序向各所述上游運算芯片發(fā)送流量控制信息,以控制所述上游運算芯片停止傳入待處理數(shù)據(jù);
對所述緩存區(qū)中的所述待處理數(shù)據(jù)進行數(shù)據(jù)處理;
否則,接收所述上游運算芯片傳入的所述待處理數(shù)據(jù),并寫入所述緩存區(qū);
對所述緩存區(qū)中的所述待處理數(shù)據(jù)進行數(shù)據(jù)處理。
2.根據(jù)權利要求1所述的數(shù)據(jù)處理方法,其特征在于,當按照所述優(yōu)先級的順序向各所述上游運算芯片發(fā)送流量控制信息時,在所述對所述緩存區(qū)中的所述待處理數(shù)據(jù)進行數(shù)據(jù)處理之后,所述方法還包括:
監(jiān)控所述緩存區(qū)的數(shù)據(jù)占用量;
當所述緩存區(qū)的數(shù)據(jù)占用量小于所述控流閾值時,停止發(fā)送所述流量控制信息,并向所述上游運算芯片發(fā)送流量通行信息,以控制所述上游運算芯片繼續(xù)傳入所述待處理數(shù)據(jù)。
3.根據(jù)權利要求2所述的數(shù)據(jù)處理方法,其特征在于,當存在與所述當前運算芯片相鄰,且對所述當前運算芯片生成的結果數(shù)據(jù)進行數(shù)據(jù)處理的下游運算芯片時,在所述對所述緩存區(qū)中的所述待處理數(shù)據(jù)進行數(shù)據(jù)處理之后,所述方法還包括:
將對所述待處理數(shù)據(jù)進行數(shù)據(jù)處理生成的結果數(shù)據(jù)傳輸至所述下游運算芯片;
對所述下游運算芯片進行報文監(jiān)聽,當接收到所述下游運算芯片傳入的所述流量控制信息時,停止向所述下游運算芯片傳輸所述結果數(shù)據(jù)。
4.根據(jù)權利要求3所述的數(shù)據(jù)處理方法,其特征在于,在所述停止向所述下游運算芯片傳輸所述結果數(shù)據(jù)之后,所述方法還包括:
對所述下游運算芯片進行報文監(jiān)聽,當接收到所述下游運算芯片傳入的所述流量通行信息時,繼續(xù)向所述下游運算芯片傳輸所述結果數(shù)據(jù)。
5.根據(jù)權利要求1至4任意一項所述的數(shù)據(jù)處理方法,其特征在于,所述當前運算芯片包括FPGA芯片。
6.一種數(shù)據(jù)處理裝置,其特征在于,應用于對多個上游運算芯片傳入的數(shù)據(jù)進行數(shù)據(jù)處理的當前運算芯片,包括:
占用量獲取模塊,用于獲取緩存區(qū)的數(shù)據(jù)占用量;
閾值判斷模塊,用于判斷所述數(shù)據(jù)占用量是否達到控流閾值,如果是,則調(diào)用控制信息發(fā)送模塊以及數(shù)據(jù)處理模塊,否則,調(diào)用接收模塊以及所述數(shù)據(jù)處理模塊;
所述控制信息發(fā)送模塊,用于獲取各所述上游運算芯片之間的優(yōu)先級,并按照所述優(yōu)先級的順序向各所述上游運算芯片發(fā)送流量控制信息,以控制所述上游運算芯片停止傳入待處理數(shù)據(jù);
所述接收模塊,用于接收所述上游運算芯片傳入的所述待處理數(shù)據(jù),并寫入所述緩存區(qū);
所述數(shù)據(jù)處理模塊,用于對所述緩存區(qū)中的所述待處理數(shù)據(jù)進行數(shù)據(jù)處理。
7.根據(jù)權利要求6所述的數(shù)據(jù)處理裝置,其特征在于,所述裝置還包括:
占用量監(jiān)控模塊,用于監(jiān)控所述緩存區(qū)的數(shù)據(jù)占用量;
通行信息發(fā)送模塊,用于當所述緩存區(qū)的數(shù)據(jù)占用量小于所述控流閾值時,停止發(fā)送所述流量控制信息,并向所述上游運算芯片發(fā)送流量通行信息,以控制所述上游運算芯片繼續(xù)傳入所述待處理數(shù)據(jù)。
8.根據(jù)權利要求7所述的數(shù)據(jù)處理裝置,其特征在于,當存在與所述當前運算芯片相鄰,且對所述當前運算芯片生成的結果數(shù)據(jù)進行數(shù)據(jù)處理的下游運算芯片時,所述裝置還包括:
結果傳輸模塊,用于將對所述待處理數(shù)據(jù)進行數(shù)據(jù)處理生成的結果數(shù)據(jù)傳輸至所述下游運算芯片;
監(jiān)聽模塊,用于對所述下游運算芯片進行報文監(jiān)聽,當接收到所述下游運算芯片傳入的所述流量控制信息時,停止向所述下游運算芯片傳輸所述結果數(shù)據(jù)。
9.一種運算芯片,其特征在于,用于對上游運算芯片傳入的數(shù)據(jù)進行數(shù)據(jù)處理,包括:
存儲器,用于存儲計算機程序;
處理器,用于執(zhí)行所述計算機程序時實現(xiàn)如權利要求1至5任一項所述的數(shù)據(jù)處理方法的步驟。
10.一種計算機可讀存儲介質(zhì),其特征在于,所述計算機可讀存儲介質(zhì)上存儲有計算機程序,所述計算機程序被處理器執(zhí)行時實現(xiàn)如權利要求1至5任一項所述的數(shù)據(jù)處理方法的步驟。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于廣東浪潮大數(shù)據(jù)研究有限公司,未經(jīng)廣東浪潮大數(shù)據(jù)研究有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010529663.8/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 數(shù)據(jù)處理設備,數(shù)據(jù)處理方法,和數(shù)據(jù)處理程序
- 數(shù)據(jù)處理電路、數(shù)據(jù)處理裝置、數(shù)據(jù)處理方法、數(shù)據(jù)處理控制方法
- 數(shù)據(jù)處理設備、數(shù)據(jù)處理方法和數(shù)據(jù)處理程序
- 數(shù)據(jù)處理裝置、數(shù)據(jù)處理方法及數(shù)據(jù)處理程序
- 數(shù)據(jù)處理裝置、數(shù)據(jù)處理方法及計算機可讀取的記錄介質(zhì)
- 數(shù)據(jù)處理裝置、數(shù)據(jù)處理方法和數(shù)據(jù)處理程序
- 數(shù)據(jù)處理裝置、數(shù)據(jù)處理方法和數(shù)據(jù)處理程序
- 數(shù)據(jù)處理裝置、數(shù)據(jù)處理方法以及數(shù)據(jù)處理程序
- 數(shù)據(jù)處理裝置、數(shù)據(jù)處理方法以及數(shù)據(jù)處理程序
- 數(shù)據(jù)處理裝置、數(shù)據(jù)處理方法和數(shù)據(jù)處理程序





