[發(fā)明專利]一種基于單片DDR3芯片的圖像時域濾波與顯示的方法有效
| 申請?zhí)枺?/td> | 201911111830.0 | 申請日: | 2019-11-14 |
| 公開(公告)號: | CN110992239B | 公開(公告)日: | 2023-03-24 |
| 發(fā)明(設(shè)計)人: | 孔冬;毛義偉;田立坤 | 申請(專利權(quán))人: | 中國航空工業(yè)集團公司洛陽電光設(shè)備研究所 |
| 主分類號: | G06T1/20 | 分類號: | G06T1/20;G06T1/60;G06T5/00 |
| 代理公司: | 西安凱多思知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) 61290 | 代理人: | 王鮮凱 |
| 地址: | 471099 *** | 國省代碼: | 河南;41 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 基于 單片 ddr3 芯片 圖像 時域 濾波 顯示 方法 | ||
1.一種基于單片DDR3芯片的圖像時域濾波與顯示的方法,其特征在于:采用FPGA內(nèi)的時域濾波模塊、兩路圖像直接內(nèi)存存取IP核模塊和存取接口IP核模塊;單片DDR3芯片與存取接口IP核模塊連接,DVI接口芯片與第二圖像直接內(nèi)存存取IP核模塊連接;時域濾波與顯示步驟如下:
步驟1:前端圖像傳感器輸出的高幀頻高分辨率圖像發(fā)送給FPGA芯片,在FPGA芯片內(nèi)部將當(dāng)前幀圖像數(shù)據(jù)分為2路,其中1路送給時域濾波模塊(1),另外1路送給圖像直接內(nèi)存存取IP核(2)并通過存取接口IP核(4)寫入DDR3芯片(5)進行緩存;
步驟2:第一圖像直接內(nèi)存存取IP核(2)通過存取接口IP核(4)從DDR3芯片(5)中讀取緩存的前一幀圖像數(shù)據(jù),送入時域濾波模塊(1);當(dāng)前幀圖像數(shù)據(jù)與前一幀圖像數(shù)據(jù)在時域濾波模塊(1)中進行圖像濾波,濾除當(dāng)前幀圖像的時域噪聲;
步驟3:時域濾波模塊(1)將濾波后圖像輸出至第二圖像直接內(nèi)存存取IP核(3),再通過存取接口IP核(4)寫入DDR3芯片(5)進行緩存;
步驟4:第二圖像直接內(nèi)存存取IP核(3)通過存取接口IP核(4)從DDR3芯片(5)中讀取緩存的濾波后圖像數(shù)據(jù),生成DVI標(biāo)準(zhǔn)時序圖像送入DVI接口芯片(6)用于DVI圖像顯示。
2.根據(jù)權(quán)利要求1所述基于單片DDR3芯片的圖像時域濾波與顯示的方法,其特征在于:所述FPGA采用Xilinx公司的XC7A200T-2SBG484I。
3.根據(jù)權(quán)利要求1所述基于單片DDR3芯片的圖像時域濾波與顯示的方法,其特征在于:所述DDR3芯片選用美光公司的MT41J128M8。
4.根據(jù)權(quán)利要求1所述基于單片DDR3芯片的圖像時域濾波與顯示的方法,其特征在于:所述DVI接口芯片選用TI公司的TFP410芯片。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中國航空工業(yè)集團公司洛陽電光設(shè)備研究所,未經(jīng)中國航空工業(yè)集團公司洛陽電光設(shè)備研究所許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201911111830.0/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 支持DDR2和DDR3雙內(nèi)存模式的AMD平臺主板
- DDR2轉(zhuǎn)DDR3子卡
- 一種測試DDR3數(shù)據(jù)有效窗口的方法和裝置
- 一種可兼容DDR2和DDR3的OCD模塊
- 一種降低DDR3內(nèi)存寫操作功耗的實現(xiàn)方法
- 一種基于國產(chǎn)FT1500A芯片的DDR3接口板級電源供電設(shè)計方法
- DDR3接口中的FPGA設(shè)備的復(fù)位、讀寫校準(zhǔn)方法及設(shè)備
- 一種基于DDR3的高速數(shù)據(jù)轉(zhuǎn)存結(jié)構(gòu)
- 一種在DDR3中基于時分復(fù)用進行讀寫控制的裝置
- 一種支持DDR3內(nèi)存的主板及計算機





