[發(fā)明專利]輸出電路有效
| 申請?zhí)枺?/td> | 201910637086.1 | 申請日: | 2019-07-15 |
| 公開(公告)號: | CN112230707B | 公開(公告)日: | 2022-12-20 |
| 發(fā)明(設(shè)計(jì))人: | 宋亞軒 | 申請(專利權(quán))人: | 瑞昱半導(dǎo)體股份有限公司 |
| 主分類號: | H03K5/22 | 分類號: | H03K5/22;G05F3/26 |
| 代理公司: | 北京康信知識產(chǎn)權(quán)代理有限責(zé)任公司 11240 | 代理人: | 劉彬 |
| 地址: | 中國臺*** | 國省代碼: | 臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 輸出 電路 | ||
1.一種輸出電路,包含:
一輸入級電路,包含:
一差分輸入對電路,配置以根據(jù)一第一電壓源運(yùn)作,以接收一第一輸入電壓以及一第二輸入電壓,并產(chǎn)生一第一輸出電流以及一第二輸出電流;以及
兩個輸出電流鏡電路,配置以根據(jù)一第二電壓源運(yùn)作,以分別根據(jù)所述第一輸出電流產(chǎn)生一第一電流鏡輸出電流以及根據(jù)所述第二輸出電流產(chǎn)生一第二電流鏡輸出電流,所述第一電流鏡輸出電流饋入一輸入級輸出節(jié)點(diǎn),所述第二電流鏡輸出電流流出所述輸入級輸出節(jié)點(diǎn),其中所述第二電壓源的電壓小于所述第一電壓源的電壓;以及
一輸出級電路,配置以根據(jù)所述第二電壓源運(yùn)作,以自所述輸入級輸出節(jié)點(diǎn)接收一輸入電壓,并產(chǎn)生一輸出電壓,
其中所述差分輸入對電路通過一控制晶體管接收所述第一電壓源的電壓,
其中所述差分輸入對電路包含一第一輸入晶體管以及一第二輸入晶體管,所述第一輸入晶體管和所述第二輸入晶體管均通過所述控制晶體管電性耦接于所述第一電壓源,所述第一電壓源的電壓大于所述第二電壓源的電壓、所述控制晶體管的一控制閾值電壓與所述第一輸入晶體管或所述第二輸入晶體管的一輸入閾值電壓的總和。
2.如權(quán)利要求1所述的輸出電路,其中所述兩個輸出電流鏡電路包含:
一第一電流鏡電路,包含一第一電流鏡以及一第二電流鏡,所述第一電流鏡電性耦接于所述差分輸入對電路的一第一差分輸出端,以自所述第一差分輸出端接收并根據(jù)所述第一輸出電流于一鏡射端產(chǎn)生一鏡射電流,所述第二電流鏡電性耦接于所述鏡射端,以自所述鏡射端接收并根據(jù)所述鏡射電流產(chǎn)生所述第一輸出電流鏡電流;以及
一第二電流鏡電路,包含一第三電流鏡,電性耦接于所述差分輸入對電路的一第二差分輸出端,以自所述第二差分輸出端接收并根據(jù)所述第二輸出電流產(chǎn)生所述第二輸出電流鏡電流。
3.如權(quán)利要求1所述的輸出電路,其中所述輸出級電路為一緩沖器。
4.如權(quán)利要求1所述的輸出電路,其中所述輸出級電路為一反相器。
5.如權(quán)利要求1所述的輸出電路,其中所述第一電壓源的電壓為3.3伏特,所述第二電壓源的電壓為1.2伏特。
6.如權(quán)利要求1所述的輸出電路,其中所述輸出電路設(shè)置于一通用串行端口type-C物理層電路中。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于瑞昱半導(dǎo)體股份有限公司,未經(jīng)瑞昱半導(dǎo)體股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910637086.1/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





