[發(fā)明專利]一種遲滯比較器電路有效
| 申請(qǐng)?zhí)枺?/td> | 201910604426.0 | 申請(qǐng)日: | 2019-07-05 |
| 公開(公告)號(hào): | CN110166029B | 公開(公告)日: | 2023-02-10 |
| 發(fā)明(設(shè)計(jì))人: | 李瑞輝;余凱;李思臻;黃鈺糴 | 申請(qǐng)(專利權(quán))人: | 廣東工業(yè)大學(xué) |
| 主分類號(hào): | H03K5/24 | 分類號(hào): | H03K5/24;G06F30/367 |
| 代理公司: | 北京集佳知識(shí)產(chǎn)權(quán)代理有限公司 11227 | 代理人: | 劉翠香 |
| 地址: | 510060 廣東省*** | 國(guó)省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 遲滯 比較 電路 | ||
1.一種遲滯比較器電路,其特征在于,包括帶隙基準(zhǔn)比較電路、輸出電路、包括獨(dú)立電流源的反饋電路,其中:
所述帶隙基準(zhǔn)比較電路包括第一開關(guān)單元、第二開關(guān)單元、第一電阻及第二電阻;所述第一開關(guān)單元的控制端與所述第二開關(guān)單元的控制端連接;
所述第一開關(guān)單元的第一端與所述輸出電路的第一端連接;
所述第二開關(guān)單元的第一端與所述輸出電路的第二端連接;
所述第一電阻連接于所述第一開關(guān)單元的第二端與所述第二開關(guān)單元的第二端之間;
所述第二電阻連接于所述第一開關(guān)單元的第二端與接地端之間;所述反饋電路的第一控制端與所述輸出電路的輸出端連接以獲取輸出信號(hào)并根據(jù)所述輸出信號(hào)生成遲滯反饋信號(hào),所述反饋電路的第二控制端接收輸入信號(hào),所述反饋電路的輸出端與所述第一開關(guān)單元的控制端連接以輸出所述遲滯反饋信號(hào)和所述輸入信號(hào)的信號(hào)和;
所述反饋電路具體包括所述獨(dú)立電流源、第一PMOS、第二PMOS、第三PMOS、第一NMOS、第二NMOS、第三NMOS、第四NMOS、第五NMOS、第三電阻,其中:
所述獨(dú)立電流源的正極與預(yù)設(shè)電位、所述第一PMOS的源極、所述第二PMOS的源極均相連,其負(fù)極與所述第三PMOS的源極、所述第二NMOS的漏極、所述第三NMOS的漏極和柵極、所述第四NMOS的柵極、所述第五NMOS的柵極均連接;
所述第三PMOS的柵極與所述第一NMOS的柵極連接后作為所述第一控制端;
所述第二PMOS的漏極與所述第三電阻的第一端連接;
所述第五NMOS的漏極與所述第三電阻的第二端連接后作為所述第二控制端;
所述第三PMOS的漏極與所述第一NMOS的漏極、所述第二NMOS的柵極均連接;
所述第一NMOS的源極與所述第二NMOS的源極、所述第三NMOS的源極、所述第四NMOS的源極、第五NMOS的源極均接地;
所述第一PMOS的柵極與漏極均與所述第四NMOS的漏極連接。
2.根據(jù)權(quán)利要求1所述遲滯比較器電路,其特征在于,所述獨(dú)立電流源和所述第三電阻具體用于調(diào)節(jié)所述反饋電路的遲滯電壓。
3.根據(jù)權(quán)利要求2所述遲滯比較器電路,其特征在于,所述第二NMOS、所述第三NMOS、所述第四NMOS、所述第五NMOS的電流比為預(yù)設(shè)比例。
4.根據(jù)權(quán)利要求1所述遲滯比較器電路,其特征在于,所述輸出電路包括第四PMOS、第五PMOS、第六PMOS、第七PMOS、第六NMOS及第七NMOS,其中:
所述第四PMOS的源極與所述第五PMOS的源極、所述第六PMOS的源極和所述第七PMOS的源極均連接于所述預(yù)設(shè)電位;
所述第四PMOS的柵極、漏極與所述第五PMOS的柵極均連接,作為所述輸出電路的第一端;
所述第六PMOS的柵極、漏極與所述第七PMOS的柵極均連接,作為所述輸出電路的第二端;
所述第七PMOS的漏極與所述第七NMOS的漏極連接,作為所述輸出電路的輸出端;
所述第五PMOS的漏極、所述第六NMOS的漏極和柵極、所述第七NMOS的柵極均連接;
所述第六NMOS的源極與所述第七NMOS的源極均接地。
5.根據(jù)權(quán)利要求4所述遲滯比較器電路,其特征在于,所述輸出電路還包括反相器,所述反相器的輸入端與所述第七PMOS的漏極連接,其輸出端作為所述輸出電路的輸出端。
6.根據(jù)權(quán)利要求1至5任一項(xiàng)所述遲滯比較器電路,其特征在于,所述第一電阻和所述第二電阻具體用于設(shè)置所述第一開關(guān)單元的控制端的閾值電壓,以使所述閾值電壓的溫度系數(shù)為零。
7.根據(jù)權(quán)利要求6所述遲滯比較器電路,其特征在于,所述第一開關(guān)單元和所述第二開關(guān)單元均為三極管。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于廣東工業(yè)大學(xué),未經(jīng)廣東工業(yè)大學(xué)許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910604426.0/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。





