[發(fā)明專利]一種無線接收器的解調電路有效
| 申請?zhí)枺?/td> | 201910506699.1 | 申請日: | 2019-06-12 |
| 公開(公告)號: | CN110212933B | 公開(公告)日: | 2021-01-26 |
| 發(fā)明(設計)人: | 馬新元 | 申請(專利權)人: | 聚辰半導體股份有限公司 |
| 主分類號: | H04B1/10 | 分類號: | H04B1/10;H04L27/06 |
| 代理公司: | 上海元好知識產權代理有限公司 31323 | 代理人: | 張妍;張靜潔 |
| 地址: | 201203 上海市浦東*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 無線 接收器 解調 電路 | ||
一種無線接收器的解調電路,使用數(shù)字抗干擾電路連接前級的模擬解調器和后級的數(shù)字解調器,用于實現(xiàn)時鐘邊沿的寬度抗干擾、數(shù)據(jù)邊界的抗干擾、連續(xù)兩個脈沖之間的計數(shù)、連續(xù)兩個脈沖之間計數(shù)顯示的特征信息的提取。本發(fā)明簡化了前后級的設計難度,能夠極大的提高解調電路的穩(wěn)定性可靠性,并降低前級模擬解調器和后級數(shù)字解調器的設計成本,使整個解調電路可以容忍來自外部磁場和內部模擬解調器的干擾,讓整個解調電路具有很強的抗干擾能力,保持穩(wěn)定可靠的接收數(shù)據(jù)。
技術領域
本發(fā)明涉及一種無線接收器的解調電路。
背景技術
在復雜的13.56MHz無線通信環(huán)境中,符合ISO/IEC15693協(xié)議的無線智能卡在無線通訊中接收數(shù)據(jù)時,采用幅度鍵控調制(ASK)方式,數(shù)據(jù)編碼上采用脈沖位置調制(PulsePosition Modulation),工作的磁場環(huán)境比較復雜,受到來自讀卡器、磁場、多卡之間的各種干擾。因此對智能卡芯片,要求能夠容忍一定程度的干擾。
智能卡芯片的解調器由模擬解調器和數(shù)字解調器構成。其中模擬解調器位于前級,數(shù)字解調器位于后級。受制于成本和功耗的限制,模擬解調器的輸出往往不理想,如果直接使用常規(guī)數(shù)字解調器進行處理,往往不能很好的處理好干擾,導致數(shù)據(jù)解調中有可能出現(xiàn)錯誤,芯片系統(tǒng)的可靠性變差。
解調時鐘和解調數(shù)據(jù)的不理想特性,一般出現(xiàn)在空間磁場幅度鍵控調制的脈沖邊沿處,解調時鐘表現(xiàn)為寬度不足、出現(xiàn)斷續(xù),解調數(shù)據(jù)表現(xiàn)高低電平之間的多次跳變,并因此導致數(shù)據(jù)編碼的脈沖位置偏離理想數(shù)值。
提高芯片可靠性的常規(guī)方法:一方面是優(yōu)化設計模擬解調器,輸出更趨于理性的模擬解調數(shù)據(jù);另一方面對數(shù)字解調器加入更多的狀態(tài)與判斷條件,排斥不理想的數(shù)據(jù)序列,接受趨于理想的數(shù)據(jù)序列。但這兩個方法,均不可避免的增加芯片成本,并且提高的性能很有限。
發(fā)明內容
本發(fā)明提供一種無線接收器的解調電路,使用數(shù)字抗干擾電路連接前級的模擬解調器和后級的數(shù)字解調器,簡化前后級的設計難度,能夠極大的提高解調電路的穩(wěn)定性可靠性,并降低前級模擬解調器和后級數(shù)字解調器的設計成本,使整個解調電路可以容忍來自外部磁場和內部模擬解調器的干擾,讓整個解調電路具有很強的抗干擾能力,保持穩(wěn)定可靠的接收數(shù)據(jù)。
為了達到上述目的,本發(fā)明提供一種無線接收器的解調電路,包含:
前級模擬解調器,其輸入端連接天線端口,其輸出端連接數(shù)字抗干擾電路;
數(shù)字抗干擾電路,其輸入端連接前級模擬解調器,其輸出端連接后級數(shù)字解調器;
后級數(shù)字解調器,其輸入端連接數(shù)字抗干擾電路,其輸出端輸出解調后的數(shù)據(jù);
所述的數(shù)字抗干擾電路包含:
時鐘二分頻器,其輸入端連接前級模擬解調器的輸出端,其輸出端連接邊沿抗干擾組件、脈沖間相對位置計數(shù)器和脈沖間相對位置特征信息提取組件的輸入端,用于實現(xiàn)時鐘邊沿的寬度抗干擾;
邊沿抗干擾組件,其輸入端連接前級模擬解調器和時鐘二分頻器的輸出端,其輸出端連接脈沖間相對位置計數(shù)器、脈沖間相對位置特征信息提取組件和后級數(shù)字解調器的輸入端,用于實現(xiàn)數(shù)據(jù)邊界的抗干擾;
脈沖間相對位置計數(shù)器,其輸入端連接前級模擬解調器、時鐘二分頻器和邊沿抗干擾組件的輸出端,其輸出端連接脈沖間相對位置特征信息提取組件的輸入端,用于實現(xiàn)連續(xù)兩個脈沖之間的計數(shù);
脈沖間相對位置特征信息提取組件,其輸入端連接時鐘二分頻器、邊沿抗干擾組件和脈沖間相對位置計數(shù)器的輸出端,其輸出端連接后級數(shù)字解調器的輸入端,用于實現(xiàn)連續(xù)兩個脈沖之間計數(shù)顯示的特征信息的提取。
所述的時鐘二分頻器包含:寄存器,其負沿時鐘輸入端輸入前級模擬解調器輸出的解調時鐘信號,其數(shù)據(jù)輸出端連接一個非門后連接至其數(shù)據(jù)輸入端,其數(shù)據(jù)輸出端輸出二分頻時鐘信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聚辰半導體股份有限公司,未經聚辰半導體股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201910506699.1/2.html,轉載請聲明來源鉆瓜專利網。





