[實用新型]帶隙電路及電子設備有效
| 申請號: | 201821260256.6 | 申請日: | 2018-08-06 |
| 公開(公告)號: | CN208636736U | 公開(公告)日: | 2019-03-22 |
| 發明(設計)人: | 王鵬;蔡杰杰;張廣振;張文榮;羅鵬 | 申請(專利權)人: | 上海晟矽微電子股份有限公司 |
| 主分類號: | G05F1/56 | 分類號: | G05F1/56 |
| 代理公司: | 北京林達劉知識產權代理事務所(普通合伙) 11277 | 代理人: | 劉新宇 |
| 地址: | 201203 上海*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 電阻 帶隙電路 電連接 晶體管 輸出端 本實用新型 反向輸入端 正向輸入端 電子設備 第一端 輸出基準電壓 運算放大器 工作電壓 端接地 情景 | ||
本實用新型涉及帶隙電路及電子設備,帶隙電路包括:運算放大器,包括正向輸入端、反向輸入端及輸出端,輸出端用于輸出基準電壓;第一電阻、第二電阻、第三電阻及第四電阻,第一電阻的一端及第二電阻的一端電連接于輸出端,第二電阻的另一端電連接于第三電阻的一端及所述反向輸入端,第四電阻的一端電連接于第一電阻的另一端及所述正向輸入端;第一晶體管及第二晶體管,第一晶體管包括第一端、第二端及第三端,第二晶體管包括第四端、第五端及第六端,第二端、第三端、第五端及所述第六端接地,第一端電連接于第三電阻的另一端,第四端電連接于所述第四電阻的另一端。本實用新型提出的帶隙電路的工作電壓范圍廣,大大增加了帶隙電路的適用情景。
技術領域
本實用新型涉及集成電路技術領域,尤其涉及一種帶隙電路及電子設備。
背景技術
針對微控制單元(Microcontroller Unit;MCU)的應用領域,根據不同客戶應用,對芯片工作的電壓范圍要求也越來越高,例如由原來的直流5V電源供電改為電壓較低的電池供電,原來的雙節電池,改為單節電池供電等,大大降低的芯片的工作電壓,要求芯片在更廣的電壓下都能正常工作。在傳統5V工藝條件下,由于MOS管(metal oxidesemiconductor)閾值電壓較高,傳統的帶隙一般工作在2V~5.5V,實現1.5V~5.5V的帶隙存在較大的挑戰。
實用新型內容
技術問題
有鑒于此,本實用新型要解決的技術問題是,如何拓寬工作電壓范圍。
解決方案
為了解決上述技術問題,根據本實用新型的一實施例,提供了一種帶隙電路,所述帶隙電路包括:
運算放大器,包括正向輸入端、反向輸入端及輸出端,所述輸出端用于輸出基準電壓;
第一電阻、第二電阻、第三電阻及第四電阻,所述第一電阻的一端及第二電阻的一端電連接于所述輸出端,所述第二電阻的另一端電連接于所述第三電阻的一端及所述反向輸入端,所述第四電阻的一端電連接于所述第一電阻的另一端及所述正向輸入端;
第一晶體管及第二晶體管,所述第一晶體管包括第一端、第二端及第三端,所述第二晶體管包括第四端、第五端及第六端,所述第二端、所述第三端、所述第五端及所述第六端接地,所述第一端電連接于所述第三電阻的另一端,所述第四端電連接于所述第四電阻的另一端。
對于上述帶隙電路,在一種可能的實施方式中,所述運算放大器還包括:
第一NMOS管,連接于所述正向輸入端;
第二NMOS管,連接于所述反向輸入端。
對于上述帶隙電路,在一種可能的實施方式中,所述第一晶體管及所述第二晶體管為三極管,所述第一端、所述第二端、所述第三端分別為所述第一晶體管的發射極、基極及集電極,所述第四端、所述第五端及所述第六端分別為所述第二晶體管的發射極、基極及集電極。
對于上述帶隙電路,在一種可能的實施方式中,所述第一晶體管的發射極面積是所述第二晶體管的發射極面積的N倍,其中,N為大于1的整數。
對于上述帶隙電路,在一種可能的實施方式中,所述第三電阻可包括串聯連接的第六電阻及第七電阻。
對于上述帶隙電路,在一種可能的實施方式中,所述基準電壓是根據所述第一電阻、所述第四電阻及所述第七電阻的電阻值確定的。
對于上述帶隙電路,在一種可能的實施方式中,通過如下公式確定所述基準電壓:
VREF=VEB1+(VT*ln(N))*(R1+R4)/R7,
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海晟矽微電子股份有限公司,未經上海晟矽微電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201821260256.6/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種水處理智能控制系統
- 下一篇:簡單有效的瞬態增強型LDO電路





