[發明專利]一種改善PCB板上信號線間串擾測量的設計方法和系統有效
| 申請號: | 201811553653.7 | 申請日: | 2018-12-18 |
| 公開(公告)號: | CN109684706B | 公開(公告)日: | 2022-02-18 |
| 發明(設計)人: | 武寧 | 申請(專利權)人: | 鄭州云海信息技術有限公司 |
| 主分類號: | G06F30/394 | 分類號: | G06F30/394;G01R31/28;G06F115/12;G06F113/16 |
| 代理公司: | 濟南誠智商標專利事務所有限公司 37105 | 代理人: | 李修杰 |
| 地址: | 450018 河南省鄭州市*** | 國省代碼: | 河南;41 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 改善 pcb 信號線 間串擾 測量 設計 方法 系統 | ||
1.一種改善PCB板上信號線間串擾測量的設計方法,應用于4端口VNA設備,其特征在于,所述設計方法包括:
確定PCB板上兩信號線間的有效耦合串擾長度,所述兩信號線構成一組差分線對;
根據所述有效耦合串擾長度,延長所述兩信號線中未端接終端的走線長度,使得所述兩信號線間的信號傳輸延遲時間≥1ns;其中,所述兩信號線中延長部分的走線之間為分離不耦合模式。
2.根據權利要求1所述的一種改善PCB板上信號線間串擾測量的設計方法,其特征在于,根據所述有效耦合串擾長度,延長所述兩信號線中未端接終端的走線長度,使得所述兩信號線間的信號傳輸延遲時間≥1ns的方法,包括:
根據所述有效耦合串擾長度,延長所述兩信號線中未端接終端的走線長度,且延長部分的走線長度≥5inch。
3.一種改善PCB板上信號線間串擾測量的系統,其特征在于,所述系統包括:4端口VNA設備以及與所述4端口VNA設備連接的PCB板;
所述PCB板上設置有兩組差分信號線對以及用于引出差分線對的端口,兩組所述差分信號線對的一端通過所述端口分別與VNA設備的四個端口連接,兩組所述差分信號線對的另一端未端接4端口VNA設備,且兩組所述差分信號線對的另一端包括一不耦合模式的延長走線,且所述延長走線的長度使得每組所述差分信號線對間的信號傳輸延遲時間≥1ns,其中,兩組所述差分信號線對另一端的延長走線之間為分離不耦合模式。
4.根據權利要求3所述的一種改善PCB板上信號線間串擾測量的系統,其特征在于,所述延長走線的長度≥5inch。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鄭州云海信息技術有限公司,未經鄭州云海信息技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811553653.7/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:車身結構優化方法及系統
- 下一篇:一種標準單元庫版圖設計規則驗證方法





