[發(fā)明專利]發(fā)送電路、使用發(fā)送電路的半導體裝置和半導體系統(tǒng)在審
| 申請?zhí)枺?/td> | 201811455411.4 | 申請日: | 2018-11-30 |
| 公開(公告)號: | CN110389618A | 公開(公告)日: | 2019-10-29 |
| 發(fā)明(設(shè)計)人: | 鄭海康 | 申請(專利權(quán))人: | 愛思開海力士有限公司 |
| 主分類號: | G06F1/12 | 分類號: | G06F1/12;G11C7/22 |
| 代理公司: | 北京弘權(quán)知識產(chǎn)權(quán)代理事務所(普通合伙) 11363 | 代理人: | 許偉群;郭放 |
| 地址: | 韓國*** | 國省代碼: | 韓國;KR |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 發(fā)送電路 時鐘生成電路 輸出時鐘信號 半導體系統(tǒng) 半導體裝置 串行化器 時鐘信號 輸出數(shù)據(jù) 輸出 申請 | ||
本申請?zhí)峁┝税l(fā)送電路、使用發(fā)送電路的半導體裝置和半導體系統(tǒng)。發(fā)送電路可以包括時鐘生成電路和串行化器。時鐘生成電路可以通過基于多個數(shù)據(jù)對多個時鐘信號執(zhí)行強調(diào)操作來生成多個輸出時鐘信號。串行化器可以與多個輸出時鐘信號同步地輸出多個數(shù)據(jù)以作為輸出數(shù)據(jù)。
相關(guān)申請的交叉引用
本申請要求于2018年4月17日在韓國知識產(chǎn)權(quán)局提交的申請?zhí)枮?0-2018-0044301的韓國專利申請的優(yōu)先權(quán),其全部內(nèi)容通過引用合并于此。
技術(shù)領(lǐng)域
各種實施例一般涉及集成電路技術(shù),并且更具體地,涉及半導體裝置和半導體系統(tǒng)。
相關(guān)技術(shù)
電子設(shè)備可以由大量電子部件組成。在電子設(shè)備中,計算機系統(tǒng)可以由許多由半導體構(gòu)成的電子部件組成。構(gòu)成計算機系統(tǒng)的半導體裝置可以與時鐘同步地發(fā)送數(shù)據(jù),并執(zhí)行串行通信。為了在半導體裝置中快速處理大量數(shù)據(jù),每個半導體裝置接收從另一半導體裝置串行輸入的數(shù)據(jù),并將接收的數(shù)據(jù)轉(zhuǎn)換為并行類型。而且,每個半導體裝置可以將并行類型的內(nèi)部數(shù)據(jù)轉(zhuǎn)換為串行類型,并將轉(zhuǎn)換后的數(shù)據(jù)輸出到另一個半導體裝置。也就是說,每個半導體裝置可以包括串行化器,其將并行類型的數(shù)據(jù)轉(zhuǎn)換為串行類型的數(shù)據(jù),以通過數(shù)據(jù)總線執(zhí)行串行通信。
規(guī)范是串行化器具有與時鐘同步地順序輸出多個數(shù)據(jù)的配置。目前,計算機系統(tǒng)和半導體裝置傾向于朝著高速操作和低功耗發(fā)展。隨著系統(tǒng)的操作速度增加,時鐘的速度逐漸增加,并且,當系統(tǒng)消耗低功率時,時鐘和數(shù)據(jù)的幅度減小。因此,在本領(lǐng)域中需要一種能夠跟隨最近的技術(shù)趨勢精確地轉(zhuǎn)換數(shù)據(jù)的串行化器。
發(fā)明內(nèi)容
在一個實施例中,發(fā)送電路包括時鐘生成電路和串行化器。時鐘生成電路可以被配置為通過基于多個數(shù)據(jù)中的至少一個對多個時鐘信號中的至少一個執(zhí)行強調(diào)(emphasis)操作來生成多個輸出時鐘信號。串行化器可以被配置為與多個輸出時鐘信號同步地輸出多個數(shù)據(jù)以作為輸出數(shù)據(jù)。
在一個實施例中,發(fā)送電路包括串行化器和時鐘生成電路。串行化器可以被配置為與第一輸出時鐘信號同步地輸出第n個數(shù)據(jù),與第二輸出時鐘信號同步地輸出第(n+1)個數(shù)據(jù),與第三輸出時鐘信號同步地輸出第(n+2)個數(shù)據(jù),以及與第四輸出時鐘信號同步地輸出第(n+3)個數(shù)據(jù)。時鐘生成電路可以被配置為基于第n個數(shù)據(jù)、第(n+1)個數(shù)據(jù)、第(n+2)個數(shù)據(jù)和第(n+3)個數(shù)據(jù)從第一時鐘信號、第二時鐘信號、第三時鐘信號和第四時鐘信號生成第一輸出時鐘信號、第二輸出時鐘信號、第三輸出時鐘信號和第四輸出時鐘信號時鐘信號。
附圖說明
圖1是示出根據(jù)實施例的半導體系統(tǒng)的配置的圖。
圖2是示出根據(jù)實施例的發(fā)送電路的配置的圖。
圖3是示出圖2中所示的時鐘強調(diào)電路的配置的圖。
圖4是幫助說明根據(jù)該實施例的發(fā)送電路的操作的時序圖。
圖5是示出在理想情況、沒有使用本公開的發(fā)送電路、以及使用本公開的發(fā)送電路的情況下從發(fā)送電路輸出的輸出數(shù)據(jù)的圖。
具體實施方式
后面,將通過實施例的各種示例參考附圖在下面描述可以用于改善數(shù)據(jù)眼圖的發(fā)送電路、使用該發(fā)送電路的半導體裝置和半導體系統(tǒng)。
圖1是示出根據(jù)實施例的半導體系統(tǒng)1的配置的示例的表示的圖。在圖1中,半導體系統(tǒng)1可以包括第一半導體裝置110和第二半導體裝置120。第一半導體裝置110可以提供第二半導體裝置120操作所必需的各種控制信號。第一半導體裝置110可以包括各種種類的裝置。例如,第一半導體裝置110可以是主機裝置,諸如中央處理單元(CPU)、圖形處理單元(GPU)、多媒體處理器(MMP)、數(shù)字信號處理器、應用處理器(AP)和存儲控制器等等。而且,第一半導體裝置110可以是用于測試第二半導體裝置120的測試裝置或測試設(shè)備。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于愛思開海力士有限公司,未經(jīng)愛思開海力士有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811455411.4/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





