[發明專利]采樣電路和使用采樣電路的半導體存儲器件有效
| 申請號: | 201811408074.3 | 申請日: | 2018-11-23 |
| 公開(公告)號: | CN110390963B | 公開(公告)日: | 2023-04-25 |
| 發明(設計)人: | 金寶濫;權大漢 | 申請(專利權)人: | 愛思開海力士有限公司 |
| 主分類號: | G11C7/10 | 分類號: | G11C7/10 |
| 代理公司: | 北京弘權知識產權代理有限公司 11363 | 代理人: | 許偉群;郭放 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 采樣 電路 使用 半導體 存儲 器件 | ||
本發明公開了一種采樣電路和使用采樣電路的半導體存儲器件。所述采樣電路可以包括第一定時確定電路、第二定時確定電路和采樣數據輸出電路。所述第一定時確定電路可以響應于第一采樣定時信號來確定采樣數據的第一定時。所述第二定時確定電路可以響應于第二采樣定時信號來確定所述采樣數據的第二定時。所述采樣數據輸出電路可以響應于來自所述第一定時確定電路和所述第二定時確定電路的輸出,來在所述第一定時與所述第二定時之間輸出具有所述數據的有效數據值的所述采樣數據。
相關申請的交叉引用
本申請要求于2018年4月16日向韓國知識產權局提交的申請號為10-2018-0043929的韓國申請的優先權,其通過引用整體并入本文。
技術領域
各種實施例總體而言可以涉及一種半導體集成電路,更具體地,涉及一種采樣電路和使用該采樣電路的半導體存儲器件。
背景技術
半導體存儲器件可以接收和儲存數據。半導體存儲器件可以輸出儲存的數據。
隨著半導體存儲器件的操作速度增大,半導體存儲器件與諸如控制器的外部設備之間的數據的傳輸速度也可能增加。
為了增大數據的傳輸速度,半導體存儲器件可以基于同步信號向/從控制器傳輸/接收數據。同步信號可以包括時鐘信號、數據選通信號等。
發明內容
根據本公開,一種采樣電路可以包括第一定時確定電路、第二定時確定電路和采樣數據輸出電路。所述第一定時確定電路可以響應于第一采樣定時信號來確定采樣數據的第一定時。所述第二定時確定電路可以響應于第二采樣定時信號來確定所述采樣數據的第二定時。所述采樣數據輸出電路可以響應于來自所述第一定時確定電路和所述第二定時確定電路的輸出,來輸出具有所述采樣數據的在所述第一定時與所述第二定時之間的有效數據值的所述采樣數據。
而且,根據本公開,一種采樣裝置可以包括采樣電路,所述采樣電路可以在第一采樣定時信號的上升定時與第二采樣定時信號的上升定時之間的間隔期間將數據輸出為采樣數據。
此外,根據本公開,一種半導體存儲器件可以包括多個采樣電路和數據整理電路。所述采樣電路可以響應于至少兩個采樣定時信號的上升定時中的每個上升定時來將存儲器輸出數據輸出為采樣數據。所述數據整理電路可以對所述采樣數據進行整理以及輸出整理數據。
附圖說明
通過以下結合附圖的詳細描述,可以更清楚地理解本公開的主題的以上和其他的方面、特征和優點。
圖1示出了包括根據示例實施例的半導體存儲器件的系統。
圖2示出了圖1的半導體存儲器件的第二數據整理電路。
圖3示出了圖2的半導體存儲器件的第一采樣電路。
圖4和圖5示出了圖3的第一采樣電路的反相器。
具體實施方式
參考附圖來詳細描述本教導的各種實施例。附圖是各種實施例(和中間結構)的示意圖。因此,可以預期由于例如制造技術和/或公差導致的圖示的配置和形狀的變化。因此,所描述的實施例不應被解釋為限于本文示出的特定配置和形狀,而是可以包括不脫離如所附權利要求中限定的本教導的精神和范圍的配置和形狀上的偏差。
本文參考理想化實施例的橫截面圖和/或平面圖來描述本教導。然而,本教導的實施例不應被解釋為限制。盡管示出并描述了本教導的有限數量的可能實施例,但是本領域普通技術人員將理解,在不脫離本教導的原理和精神的情況下,可以對這些實施例進行改變。
圖1示出了包括根據一個實施例的半導體存儲器件的系統。
參考圖1,該系統可以包括控制器100和半導體存儲器件200。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于愛思開海力士有限公司,未經愛思開海力士有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811408074.3/2.html,轉載請聲明來源鉆瓜專利網。





