[發(fā)明專利]一種現(xiàn)場可編程門陣列配置模式自動切換裝置和切換方法有效
| 申請?zhí)枺?/td> | 201811295229.7 | 申請日: | 2018-11-01 |
| 公開(公告)號: | CN109408151B | 公開(公告)日: | 2021-10-29 |
| 發(fā)明(設(shè)計(jì))人: | 鄧文博;李巖 | 申請(專利權(quán))人: | 鄭州云海信息技術(shù)有限公司 |
| 主分類號: | G06F9/445 | 分類號: | G06F9/445 |
| 代理公司: | 北京連和連知識產(chǎn)權(quán)代理有限公司 11278 | 代理人: | 劉小峰 |
| 地址: | 450018 河南省鄭州市*** | 國省代碼: | 河南;41 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 現(xiàn)場 可編程 門陣列 配置 模式 自動 切換 裝置 方法 | ||
1.一種現(xiàn)場可編程門陣列配置模式自動切換裝置,其特征在于,包括:
基板管理控制器;
單通道開關(guān)芯片0,所述單通道開關(guān)芯片0的選擇信號端連接到所述基板管理控制器的GPIO0,所述單通道開關(guān)芯片0的輸入管腳B0連接到上拉電阻R1,輸出管腳B1連接到下拉電阻R2,輸出管腳A連接到現(xiàn)場可編程門陣列的模式配置管腳M0;和
單通道開關(guān)芯片1,所述單通道開關(guān)芯片1的選擇信號端連接到所述基板管理控制器的GPIO1,所述單通道開關(guān)芯片1的輸入管腳B0連接到上拉電阻R3,輸出管腳B1連接到下拉電阻R4,輸出管腳A連接到所述現(xiàn)場可編程門陣列的模式配置管腳M1。
2.根據(jù)權(quán)利要求1所述的裝置,其特征在于,所述基板管理控制器的GPIO0和GPIO1各自可分別向所述選擇信號端輸出高電平和低電平。
3.根據(jù)權(quán)利要求2所述的裝置,其特征在于,所述單通道開關(guān)芯片0和所述單通道開關(guān)芯片1結(jié)構(gòu)相同,當(dāng)選擇信號端輸入高電平時,輸入管腳B1與輸出管腳A連通,當(dāng)選擇信號端輸入低電平時,輸入管腳B0與輸出管腳A連通。
4.根據(jù)權(quán)利要求3所述的裝置,其特征在于,當(dāng)所述基板管理控制器的GPIO0輸出低電平并且GPIO1輸出高電平時,所述模式配置管腳M0為高電平,所述模式配置管腳M1為低電平,所述現(xiàn)場可編程門陣列的配置模式被切換為主模式。
5.根據(jù)權(quán)利要求3所述的裝置,其特征在于,當(dāng)所述基板管理控制器的GPIO0輸出低電平并且GPIO1輸出低電平時,所述模式配置管腳M0為高電平,所述模式配置管腳M1為高電平,所述現(xiàn)場可編程門陣列的配置模式被切換為從模式。
6.根據(jù)權(quán)利要求1所述的裝置,其特征在于,根據(jù)所述模式配置管腳M0和所述模式配置管腳M1的電平的高低切換所述現(xiàn)場可編程門陣列的模式。
7.根據(jù)權(quán)利要求6所述的裝置,其特征在于,所述現(xiàn)場可編程門陣列的模式包括:主模式、從模式和JTAG模式。
8.一種現(xiàn)場可編程門陣列配置模式自動切換的方法,其特征在于,使用如權(quán)利要求1-7任意一項(xiàng)所述的裝置實(shí)現(xiàn)以下步驟:
1)接收切換為主模式的指令;
2)根據(jù)所述指令使基板管理控制器的GPIO0輸出低電平,并使所述基板管理控制器的GPIO1輸出高電平;
3)響應(yīng)于單通道開關(guān)芯片0和單通道開關(guān)芯片1的選擇信號端分別接收到所述GPIO0的低電平和GPIO1的高電平輸出,使單通道開關(guān)芯片0的輸入管腳B0與輸出管腳A連通,使M0通過上拉電阻R1拉至高電平,同時使單通道開關(guān)芯片1的輸入管腳B1與輸出管腳A連通,使M1通過下拉電阻R4拉至低電平。
9.根據(jù)權(quán)利要求8所述的方法,其特征在于,還包括以下步驟:
1)接收切換為從模式的指令;
2)根據(jù)所述指令使基板管理控制器的GPIO0輸出低電平,并使所述基板管理控制器的GPIO1輸出低電平;
3)響應(yīng)于單通道開關(guān)芯片0和單通道開關(guān)芯片1的選擇信號端分別接收到所述GPIO0的低電平和GPIO1的低電平輸出,使單通道開關(guān)芯片0的輸入管腳B0與輸出管腳A連通,使M0通過上拉電阻R1拉至高電平,同時使單通道開關(guān)芯片1的輸入管腳B0與輸出管腳A連通,使M1通過上拉電阻R3拉至高電平。
10.一種現(xiàn)場可編程門陣列,其特征在于,所述現(xiàn)場可編程門陣列包括如權(quán)利要求1-7任意一項(xiàng)所述的裝置。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于鄭州云海信息技術(shù)有限公司,未經(jīng)鄭州云海信息技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811295229.7/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 具有待機(jī)功能的電子裝置
- 基于FPGA技術(shù)實(shí)現(xiàn)PROFIBUS主站通信協(xié)議的方法
- 液晶顯示的可編程門陣列測試板和可編程門陣列測試系統(tǒng)
- 現(xiàn)場可編程門陣列平臺及其調(diào)試方法
- 一種用于驅(qū)動電荷耦合器件的時序發(fā)生裝置
- 用于現(xiàn)場可編程邏輯門陣列的復(fù)位電路
- 現(xiàn)場可編輯門陣列間并行高速接口的裝置和方法
- 門陣列標(biāo)準(zhǔn)單元庫、芯片設(shè)計(jì)系統(tǒng)及設(shè)計(jì)方法
- 現(xiàn)場可編程門陣列配置裝置及方法
- 一種支持多鏡像的FPGA硬啟動方法及裝置





