[發明專利]一種應用于工藝非受控檢測的兩級TDC電路有效
| 申請號: | 201811239395.5 | 申請日: | 2018-10-23 |
| 公開(公告)號: | CN109634089B | 公開(公告)日: | 2020-08-21 |
| 發明(設計)人: | 史江義;郭海;孟坤;馬佩軍;吳秋緯;曹仁杰;魚鯀;張華春 | 申請(專利權)人: | 西安電子科技大學 |
| 主分類號: | G04F10/00 | 分類號: | G04F10/00 |
| 代理公司: | 西安嘉思特知識產權代理事務所(普通合伙) 61230 | 代理人: | 張捷 |
| 地址: | 710071*** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 應用于 工藝 受控 檢測 兩級 tdc 電路 | ||
1.一種應用于工藝非受控的兩級TDC電路,其特征在于,包括:
第一級環形延時鏈TDC電路,電連接待測電路的關鍵路徑,用于對所述關鍵路徑兩端的信號產生的時間間隔進行第一量化處理以確定第一延時時間;
時間余量選擇電路,電連接所述第一級環形延時鏈TDC電路,用于傳遞所述第一量化處理后的剩余時間余量;
第二級游標型TDC電路,電連接所述時間余量選擇電路,用于所述剩余時間余量進行第二量化處理以確定第二延遲時間;
其中,所述第一級環形延時鏈TDC電路包括環形延時鏈、第一計數電路與第二計數電路,所述環形延時鏈分別與所述關鍵路徑、所述第一計數電路、所述第二計數電路電連接,其中,
所述環形延時鏈包括與非門單元和i級延時相同的延時單元,所述與非門單元的第一輸入端電連接所述關鍵路徑的輸入端(START),其第二輸入端電連接第i級所述延時單元第一輸出端以形成環形結構,且其輸出端電連接第1級所述延時單元的第一輸入端;i級所述延時單元依次串行電連接,第2級至第i級的第一輸入端均電連接至上一級所述延時單元的第一輸出端,且i級所述延時單元的第二輸出端均電連接至所述第二計數電路;第i級所述延時單元的第一輸出端還電連接至所述第一計數電路;
所述第一計數電路包括倍頻電路和計數器電路;所述倍頻電路的輸入端電連接至第i級所述延時單元的第一輸出端,所述倍頻電路的輸出端電連接至所述計數器電路的輸入端;
所述第二計數電路包括鎖存同或電路和解碼電路,所述鎖存同或電路的第一輸入端電連接至關鍵路徑的輸出端(STOP),其第二輸入端電連接至i級所述延時單元的第二輸出端;所述鎖存同或電路的第一輸出端電連接至所述解碼電路,其第二輸出端電連接至所述時間余量選擇電路的輸入端。
2.根據權利要求1所述的應用于工藝非受控的兩級TDC電路,其特征在于,所述第二量化處理的時間精度高于所述第一量化處理的時間精度。
3.根據權利要求1所述的應用于工藝非受控的兩級TDC電路,其特征在于,所述時間余量選擇電路包括延時單元組、SEL解碼電路和多路選擇器;其中,
所述延時單元組電連接所述第一級環形延時鏈TDC電路和所述多路選擇器,用于從所述第一級環形延時鏈TDC電路接收所述剩余時間余量信息并對所述剩余時間余量信息進行延遲處理后發送至所述多路選擇器以供選擇輸出;
所述SEL解碼電路電連接所述第一級環形延時鏈TDC電路和所述多路選擇器,用于對所述第一級環形延時鏈TDC電路進行解析并將解析結果發送至所述多路選擇器的控制端以控制所述多路選擇器的選擇輸出;
所述多路選擇器電連接所述第二級游標型TDC電路,用于將選擇輸出的時間余量信息發送至所述第二級游標型TDC電路。
4.根據權利要求3所述的應用于工藝非受控的兩級TDC電路,其特征在于,所述第二級游標型TDC包括兩條延時鏈和計數電路,所述兩條延時鏈上的延時單元延時不同。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于西安電子科技大學,未經西安電子科技大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811239395.5/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種鐘表自動裝銅頭齒輪機
- 下一篇:一種可夜視的多功能鬧鐘





