[發明專利]增強存儲模塊總線接口的穩定性余量的方法及系統有效
| 申請號: | 201811210618.5 | 申請日: | 2018-10-17 |
| 公開(公告)號: | CN109450755B | 公開(公告)日: | 2020-10-30 |
| 發明(設計)人: | 方宏飛;張坤;馮杰 | 申請(專利權)人: | 晶晨半導體(上海)股份有限公司 |
| 主分類號: | H04L12/40 | 分類號: | H04L12/40 |
| 代理公司: | 上海申新律師事務所 31272 | 代理人: | 俞滌炯 |
| 地址: | 201203 上海市浦東新區中國*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 增強 存儲 模塊 總線接口 穩定性 余量 方法 系統 | ||
本發明公開了增強存儲模塊總線接口的穩定性余量的方法及系統,屬于通信技術領域。本發明通過將總線接口中采樣區域最短的通信接口作為目標通信接口,使每個通信接口的采樣區域與目標通信接口的中間采樣區域位置對齊;根據每個通信接口對應的控制單元中寄存器對應的參數值生成采樣點的采樣數據,利用該采樣數據對總線接口進行采樣以獲取總線接口的穩定性余量,從而實現通過該總線接口的穩定性余量能夠準確讀取信號,提升存儲模塊總線接口穩定性的目的。
技術領域
本發明涉及通信技術領域,尤其涉及一種增強存儲模塊總線接口的穩定性余量的方法及系統。
背景技術
在SDIO(Secure Digital Input and Output,安全數字輸入輸出)接口使用中,隨著頻率的增加,SDIO穩定性的問題也慢慢暴露出來。高速模式下,由于SDIO接口的時間周期為20nS(納秒),很難準確判斷讀取信號采樣率的位置,進而導致寄存器設計上的失誤,造成不穩定的情況。
發明內容
針對現有的存儲模塊總線接口穩定性差的問題,現提供一種旨在實現可增強存儲模塊總線接口的穩定性余量的方法及系統。
一種增強存儲模塊總線接口的穩定性余量的方法,所述存儲模塊包括存儲單元和控制單元,根據所述控制單元的采樣時鐘的邊沿對所述控制單元的總線接口進行采樣;所述方法包括下述步驟:
獲取所述總線接口中每個通信接口的采樣區域;
將所述總線接口中采樣區域最短的通信接口作為目標通信接口;
調整其他所述通信接口的采樣區域使每個所述通信接口的采樣區域與所述目標通信接口的中間采樣區域位置對齊;
提取每個所述通信接口中間采樣位置對應的所述控制單元中寄存器對應的參數值;
根據所述寄存器對應的參數值生成采樣點的采樣數據;
根據所述采樣數據對所述總線接口進行采樣以獲取所述總線接口的穩定性余量。
優選的,所述總線接口包括數據接口,或
所述總線接口包括數據接口和控制接口。
優選的,所述調整其他所述通信接口的采樣區域使每個所述通信接口的采樣區域與所述目標通信接口的中間采樣區域位置對齊,包括:
對所述通信接口的采樣區域進行超前處理或延遲處理以使每個所述通信接口的采樣區域與所述目標通信接口的中間采樣區域位置對齊。
優選的,所述根據所述控制單元的采樣時鐘的邊沿對所述控制單元的總線接口進行采樣,包括:
根據所述采樣時鐘的上升沿或下降沿對所述控制單元的總線接口進行采樣。
本發明還提供了一種增強存儲模塊總線接口的穩定性余量的系統,所述存儲模塊包括存儲單元和控制單元,根據所述控制單元的采樣時鐘的邊沿對所述控制單元的總線接口進行采樣;所述系統包括:
獲取單元,用于獲取所述總線接口中每個通信接口的采樣區域,將所述總線接口中采樣區域最短的通信接口作為目標通信接口;
調整單元,用于調整其他所述通信接口的采樣區域使每個所述通信接口的采樣區域與所述目標通信接口的中間采樣區域位置對齊;
提取單元,用于提取每個所述通信接口中間采樣位置對應的所述控制單元中寄存器對應的參數值;
處理單元,用于根據所述寄存器對應的參數值生成采樣點的采樣數據,根據所述采樣數據對所述總線接口進行采樣以獲取所述總線接口的穩定性余量。
優選的,所述總線接口包括數據接口,或
所述總線接口包括數據接口和控制接口。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于晶晨半導體(上海)股份有限公司,未經晶晨半導體(上海)股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201811210618.5/2.html,轉載請聲明來源鉆瓜專利網。





