[發(fā)明專利]時鐘與數(shù)據(jù)恢復電路有效
| 申請?zhí)枺?/td> | 201810427350.4 | 申請日: | 2018-05-07 |
| 公開(公告)號: | CN108566198B | 公開(公告)日: | 2021-11-26 |
| 發(fā)明(設(shè)計)人: | 李永勝 | 申請(專利權(quán))人: | 上海兆芯集成電路有限公司 |
| 主分類號: | H03L7/089 | 分類號: | H03L7/089;H03L7/08 |
| 代理公司: | 北京林達劉知識產(chǎn)權(quán)代理事務所(普通合伙) 11277 | 代理人: | 劉新宇 |
| 地址: | 201203 上海市浦東新區(qū)上*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 時鐘 數(shù)據(jù) 恢復 電路 | ||
一種時鐘與數(shù)據(jù)恢復電路,包括一電流源、一運算放大器、一或非門以及一電容器。電流源供應一電流至一第一節(jié)點。運算放大器的一正輸入端用于接收一參考電位,運算放大器的一負輸入端耦接至第一節(jié)點,而運算放大器的一輸出端耦接至一第二節(jié)點。或非門的一第一輸入端耦接至第二節(jié)點,或非門的一第二輸入端耦接至時鐘與數(shù)據(jù)恢復電路的一輸入節(jié)點,而或非門的一輸出端耦接至時鐘與數(shù)據(jù)恢復電路的一輸出節(jié)點。輸入節(jié)點用于接收一輸入信號。輸出節(jié)點用于輸出一輸出信號。電容器耦接于第一節(jié)點和輸出節(jié)點之間。本發(fā)明可克服傳統(tǒng)恢復電路的制造過程困難、鎖定時間過長等問題。
技術(shù)領(lǐng)域
本發(fā)明關(guān)于一種時鐘與數(shù)據(jù)恢復電路(Clock and Data Recovery Circuit,CDRCircuit),特別是關(guān)于以簡化電路結(jié)構(gòu)實施的時鐘與數(shù)據(jù)恢復電路。
背景技術(shù)
在通信領(lǐng)域中,接收端需要一時鐘與數(shù)據(jù)恢復電路(Clock and Data RecoveryCircuit,CDR Circuit)以還原接收信號。傳統(tǒng)上,時鐘與數(shù)據(jù)恢復電路須包括一鎖相回路電路(Phase Locked Loop Circuit,PLL Circuit)。然而,若時鐘的頻率過高,則以傳統(tǒng)互補式金屬氧化物半導體(Complementary Metal Oxide Semiconductor,CMOS)制程來制造鎖相回路電路將成為一艱巨挑戰(zhàn)。另外,傳統(tǒng)的鎖相回路電路亦需要相對較長的鎖定時間(Locking-InTime),此將降低整體系統(tǒng)的操作速度。
因此,有必要提出一種全新的解決方案,以克服現(xiàn)有技術(shù)所面臨的問題。
發(fā)明內(nèi)容
在較佳實施例中,本發(fā)明提供一種時鐘與數(shù)據(jù)恢復電路,用于由一輸入信號產(chǎn)生一輸出信號,該輸出信號為對應于該輸入信號的一恢復時鐘信號,而該時鐘與數(shù)據(jù)恢復電路包括:一第一電流源,供應一第一電流,其中該第一電流由一供應電位流往一第一節(jié)點;一第一運算放大器,具有一正輸入端、一負輸入端以及一輸出端,其中該第一運算放大器的該正輸入端用于接收一參考電位,該第一運算放大器的該負輸入端耦接至該第一節(jié)點,而該第一運算放大器的該輸出端耦接至一第二節(jié)點;一第一或非門,具有一第一輸入端、一第二輸入端以及一輸出端,其中該第一或非門的該第一輸入端耦接至該第二節(jié)點,該第一或非門的該第二輸入端耦接至該時鐘與數(shù)據(jù)恢復電路的一輸入節(jié)點,而該第一或非門的該輸出端耦接至該時鐘與數(shù)據(jù)恢復電路的一輸出節(jié)點,其中該輸入節(jié)點用于接收該輸入信號,而該輸出節(jié)點用于輸出該輸出信號;以及一第一電容器,耦接于該第一節(jié)點和該輸出節(jié)點之間。
在一些實施例中,該參考電位小于該供應電位的一半。
在一些實施例中,該時鐘與數(shù)據(jù)恢復電路還包括:一第二電流源,供應一第二電流,其中該第二電流由該供應電位流往一第三節(jié)點;一第二運算放大器,具有一正輸入端、一負輸入端以及一輸出端,其中該第二運算放大器的該正輸入端用于接收該參考電位,該第二運算放大器的該負輸入端耦接至該第三節(jié)點,而該第二運算放大器的該輸出端耦接至一第四節(jié)點;一第二或非門,具有一第一輸入端、一第二輸入端以及一輸出端,其中該第二或非門的該第一輸入端耦接至該第四節(jié)點,該第二或非門的該第二輸入端耦接至該輸出節(jié)點,而該第二或非門的該輸出端耦接至一第五節(jié)點;以及一第二電容器,耦接于該第三節(jié)點和該第五節(jié)點之間。
在一些實施例中,該時鐘與數(shù)據(jù)恢復電路還包括:一第三電流源,供應一第三電流,其中該第三電流由該供應電位流往一第六節(jié)點;一第三運算放大器,具有一正輸入端、一負輸入端以及一輸出端,其中該第三運算放大器的該正輸入端用于接收該參考電位,該第三運算放大器的該負輸入端耦接至該第六節(jié)點,而該第三運算放大器的該輸出端耦接至一第七節(jié)點;一第三或非門,具有一第一輸入端、一第二輸入端以及一輸出端,其中該第三或非門的該第一輸入端耦接至該第七節(jié)點,該第三或非門的該第二輸入端耦接至一第八節(jié)點,而該第三或非門的該輸出端耦接至一第九節(jié)點;以及一第三電容器,耦接于該第六節(jié)點和該第九節(jié)點之間。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于上海兆芯集成電路有限公司,未經(jīng)上海兆芯集成電路有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201810427350.4/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設(shè)備、數(shù)據(jù)中繼方法、數(shù)據(jù)系統(tǒng)、接收設(shè)備和數(shù)據(jù)讀取方法
- 數(shù)據(jù)記錄方法、數(shù)據(jù)記錄裝置、數(shù)據(jù)記錄媒體、數(shù)據(jù)重播方法和數(shù)據(jù)重播裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)發(fā)送系統(tǒng)、數(shù)據(jù)發(fā)送裝置以及數(shù)據(jù)結(jié)構(gòu)
- 數(shù)據(jù)顯示系統(tǒng)、數(shù)據(jù)中繼設(shè)備、數(shù)據(jù)中繼方法及數(shù)據(jù)系統(tǒng)
- 數(shù)據(jù)嵌入裝置、數(shù)據(jù)嵌入方法、數(shù)據(jù)提取裝置及數(shù)據(jù)提取方法
- 數(shù)據(jù)管理裝置、數(shù)據(jù)編輯裝置、數(shù)據(jù)閱覽裝置、數(shù)據(jù)管理方法、數(shù)據(jù)編輯方法以及數(shù)據(jù)閱覽方法
- 數(shù)據(jù)發(fā)送和數(shù)據(jù)接收設(shè)備、數(shù)據(jù)發(fā)送和數(shù)據(jù)接收方法
- 數(shù)據(jù)發(fā)送裝置、數(shù)據(jù)接收裝置、數(shù)據(jù)收發(fā)系統(tǒng)、數(shù)據(jù)發(fā)送方法、數(shù)據(jù)接收方法和數(shù)據(jù)收發(fā)方法
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置
- 數(shù)據(jù)發(fā)送方法、數(shù)據(jù)再現(xiàn)方法、數(shù)據(jù)發(fā)送裝置及數(shù)據(jù)再現(xiàn)裝置





