[實(shí)用新型]一種服務(wù)器異構(gòu)內(nèi)存裝置有效
| 申請(qǐng)?zhí)枺?/td> | 201720924165.7 | 申請(qǐng)日: | 2017-07-27 |
| 公開(公告)號(hào): | CN207008593U | 公開(公告)日: | 2018-02-13 |
| 發(fā)明(設(shè)計(jì))人: | 史國(guó)計(jì);葉豐華;李巖 | 申請(qǐng)(專利權(quán))人: | 鄭州云海信息技術(shù)有限公司 |
| 主分類號(hào): | G06F3/06 | 分類號(hào): | G06F3/06 |
| 代理公司: | 濟(jì)南舜源專利事務(wù)所有限公司37205 | 代理人: | 張亮 |
| 地址: | 450000 河南省鄭州市*** | 國(guó)省代碼: | 河南;41 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 服務(wù)器 內(nèi)存 裝置 | ||
技術(shù)領(lǐng)域
本實(shí)用新型涉及多路服務(wù)器領(lǐng)域,具體是一種服務(wù)器異構(gòu)內(nèi)存裝置。
背景技術(shù)
隨著計(jì)算機(jī)技術(shù)的不斷發(fā)展,處理速度不斷增加,對(duì)內(nèi)存的要求也是越來越高,異構(gòu)內(nèi)存應(yīng)運(yùn)而生。
而現(xiàn)有異構(gòu)內(nèi)存多以DRAM和flash混合內(nèi)存的方式實(shí)現(xiàn),斷電數(shù)據(jù)易失且數(shù)據(jù)存取速率相對(duì)慢。
為此,本實(shí)用新型提出了異構(gòu)內(nèi)存的一種新的硬件實(shí)現(xiàn)方案,用于防止數(shù)據(jù)斷電丟失,并用于提高異構(gòu)內(nèi)存的數(shù)據(jù)存取速率。
實(shí)用新型內(nèi)容
本實(shí)用新型所要解決的技術(shù)問題是,針對(duì)現(xiàn)有技術(shù)中存在的問題,提供一種服務(wù)器異構(gòu)內(nèi)存裝置,用于防止數(shù)據(jù)斷電丟失,并用于提高異構(gòu)內(nèi)存的存取速率。
為解決上述技術(shù)問題,本實(shí)用新型提供了一種服務(wù)器異構(gòu)內(nèi)存裝置,包括2000T FPGA芯片、690T FPGA芯片、高速背板連接器和一CPLD芯片;
所述2000T FPGA芯片的數(shù)量至少為一個(gè),所述2000T FPGA芯片、690T FPGA芯片和高速背板連接器的數(shù)量之比為1:1:2;
所述的2000T FPGA芯片各自通過QPI總線或UPI總線連接兩個(gè)所述的高速背板連接器;所述的2000T FPGA芯片各自通過NI總線與一所述的690T FPGA芯片相連;
所述的CPLD芯片連接各所述的2000T FPGA芯片和690T FPGA芯片;
所述的690T FPGA芯片各自連有非易失性存儲(chǔ)器NVM。
其中,每個(gè)所述的2000T FPGA芯片,各自連有一個(gè)異步收發(fā)傳輸器UART、兩個(gè)RDIMM內(nèi)存模塊和一個(gè)用于存儲(chǔ)其配置參數(shù)的FLASH芯片。
其中,每個(gè)所述的690T FPGA芯片,各自連有一個(gè)異步收發(fā)傳輸器UART、一個(gè)SODIMM內(nèi)存模塊和一個(gè)用于存儲(chǔ)其配置參數(shù)的FLASH芯片。
其中,所述2000T FPGA芯片、690T FPGA芯片和高速背板連接器的數(shù)量依次為:2個(gè)、2個(gè)和4個(gè)。
各所述的2000T FPGA芯片分別通過兩個(gè)NI總線與相應(yīng)的690T FPGA芯片相連。
所述的2000T FPGA芯片、690T FPGA芯片、高速背板連接器、CPLD芯片和非易失性存儲(chǔ)器NVM,均集成在同一電路板上。
與現(xiàn)有技術(shù)相比,本實(shí)用新型的優(yōu)點(diǎn)在于:
本實(shí)用新型提供了一種新的服務(wù)器異構(gòu)內(nèi)存裝置,具有非易失性,且能夠在一定程度上提高異構(gòu)內(nèi)存的數(shù)據(jù)存取速率。
由此可見,本實(shí)用新型與現(xiàn)有技術(shù)相比,具有實(shí)質(zhì)性特點(diǎn)和進(jìn)步,其實(shí)施的有益效果也是顯而易見的。
附圖說明
圖1為本實(shí)用新型所述服務(wù)器異構(gòu)內(nèi)存裝置的電路示意圖。
圖2為本實(shí)用新型所述服務(wù)器異構(gòu)內(nèi)存裝置的使用接線示意圖。
其中:1-電路板。
具體實(shí)施方式
為使本實(shí)用新型的技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖,對(duì)本實(shí)用新型的技術(shù)方案進(jìn)行清楚、完整地描述。
圖1為本實(shí)用新型所述服務(wù)器異構(gòu)內(nèi)存裝置的一種具體實(shí)施方式。 在本具體實(shí)施方式中,所述的服務(wù)器異構(gòu)內(nèi)存裝置,包括兩個(gè)2000T FPGA芯片、兩個(gè)690T FPGA芯片和四個(gè)高速背板連接器。4個(gè)所述的高速背板連接器,兩兩各自通過QPI總線與同一所述的2000T FPGA芯片相連。兩個(gè)所述的2000T FPGA芯片與兩個(gè)所述的690T FPGA芯片一一對(duì)應(yīng),每個(gè)2000T FPGA芯片分別通過兩個(gè)NI總線與相應(yīng)的690T FPGA芯片相連。所述的690T FPGA芯片各自連有非易失性存儲(chǔ)器NVM。本服務(wù)器異構(gòu)內(nèi)存裝置還包括一CPLD芯片,該CPLD芯片連接上述的兩個(gè)2000T FPGA芯片和兩個(gè)690T FPGA芯片,用于控制上述兩個(gè)2000T FPGA芯片和兩個(gè)690T FPGA芯片的時(shí)序。
其中,在本具體實(shí)施方式中,每個(gè)所述的2000T FPGA芯片,各自連有一個(gè)異步收發(fā)傳輸器UART、兩個(gè)RDIMM內(nèi)存模塊和一個(gè)用于存儲(chǔ)其配置參數(shù)的FLASH芯片。
其中,在本具體實(shí)施方式中,每個(gè)所述的690T FPGA芯片,各自連有一個(gè)異步收發(fā)傳輸器UART、一個(gè)SODIMM內(nèi)存模塊和一個(gè)用于存儲(chǔ)其配置參數(shù)的FLASH芯片。
其中,在本實(shí)施方式中,所述的2000T FPGA芯片、690T FPGA芯片、高速背板連接器、CPLD芯片和非易失性存儲(chǔ)器NVM,均集成在同一電路板1上。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于鄭州云海信息技術(shù)有限公司,未經(jīng)鄭州云海信息技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201720924165.7/2.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
G06F 電數(shù)字?jǐn)?shù)據(jù)處理
G06F3-00 用于將所要處理的數(shù)據(jù)轉(zhuǎn)變成為計(jì)算機(jī)能夠處理的形式的輸入裝置;用于將數(shù)據(jù)從處理機(jī)傳送到輸出設(shè)備的輸出裝置,例如,接口裝置
G06F3-01 .用于用戶和計(jì)算機(jī)之間交互的輸入裝置或輸入和輸出組合裝置
G06F3-05 .在規(guī)定的時(shí)間間隔上,利用模擬量取樣的數(shù)字輸入
G06F3-06 .來自記錄載體的數(shù)字輸入,或者到記錄載體上去的數(shù)字輸出
G06F3-09 .到打字機(jī)上去的數(shù)字輸出
G06F3-12 .到打印裝置上去的數(shù)字輸出
- 一種基于UDP分布式小文件存儲(chǔ)系統(tǒng)及其數(shù)據(jù)處理方法
- 一種新型云計(jì)算管理系統(tǒng)
- 一種云計(jì)算管理裝置
- 一種節(jié)能數(shù)據(jù)服務(wù)器架構(gòu)系統(tǒng)
- 一種基于云計(jì)算的客戶信息管理裝置
- 一種基于即時(shí)通訊技術(shù)的通訊系統(tǒng)
- 服務(wù)器系統(tǒng)及分配服務(wù)器的方法
- 一種MMORPG游戲服務(wù)器端
- 一種訪問請(qǐng)求的處理方法、服務(wù)器及存儲(chǔ)介質(zhì)
- 基于Spark技術(shù)的大數(shù)據(jù)脫敏管理系統(tǒng)





