[發(fā)明專利]SPI-NAND的多任務(wù)操作方法和裝置有效
| 申請(qǐng)?zhí)枺?/td> | 201711285942.9 | 申請(qǐng)日: | 2017-12-07 |
| 公開(公告)號(hào): | CN108052379B | 公開(公告)日: | 2021-03-09 |
| 發(fā)明(設(shè)計(jì))人: | 莊開鋒 | 申請(qǐng)(專利權(quán))人: | 北京兆易創(chuàng)新科技股份有限公司 |
| 主分類號(hào): | G06F9/48 | 分類號(hào): | G06F9/48;G06F9/445 |
| 代理公司: | 北京品源專利代理有限公司 11332 | 代理人: | 孟金喆 |
| 地址: | 100083 北京市海淀*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | spi nand 任務(wù) 操作方法 裝置 | ||
1.一種SPI-NAND的多任務(wù)操作方法,其特征在于,包括:
接收計(jì)算機(jī)的處理器發(fā)送的任務(wù)處理指令,所述任務(wù)處理指令包括待處理的多個(gè)任務(wù);
以用最短時(shí)間完成對(duì)所述多個(gè)任務(wù)的操作為目的,配置多個(gè)寄存器組的參數(shù)值,其中,每個(gè)所述寄存器組在一個(gè)時(shí)間段內(nèi)實(shí)現(xiàn)一個(gè)所述任務(wù)的操作;
所述以用最短時(shí)間完成對(duì)所述多個(gè)任務(wù)的操作為目的,配置多個(gè)寄存器組的參數(shù)值,包括:
確定所述多個(gè)任務(wù)各自的任務(wù)時(shí)長(zhǎng);
以用最短時(shí)間完成對(duì)所述多個(gè)任務(wù)的操作為目的,根據(jù)所述多個(gè)任務(wù)各自的任務(wù)時(shí)長(zhǎng)和所述寄存器組的總個(gè)數(shù)給所述多個(gè)任務(wù)分別分配一個(gè)所述寄存器組,其中,一個(gè)所述寄存器組分配一個(gè)或多個(gè)任務(wù);
分別根據(jù)各所述多個(gè)寄存器組分配的任務(wù),按所述任務(wù)的順序依次配置與所述任務(wù)相關(guān)的參數(shù)值;
同時(shí)啟動(dòng)配置好的所述多個(gè)寄存器組以實(shí)現(xiàn)所述多個(gè)任務(wù)的操作。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述寄存器組的參數(shù)至少包括以下信息:NAND命令,塊尋址,頁尋址,列尋址,數(shù)據(jù)傳送通道設(shè)置,ECC配置,NAND完成檢測(cè)。
3.一種SPI-NAND的多任務(wù)操作裝置,其特征在于,包括:
接收模塊,用于接收計(jì)算機(jī)的處理器發(fā)送的任務(wù)處理指令,所述任務(wù)處理指令包括待處理的多個(gè)任務(wù);
配置模塊,用于以用最短時(shí)間完成對(duì)所述多個(gè)任務(wù)的操作為目的,配置多個(gè)寄存器組的參數(shù)值,其中,每個(gè)所述寄存器組在一個(gè)時(shí)間段內(nèi)實(shí)現(xiàn)一個(gè)所述任務(wù)的操作;
所述配置模塊,具體用于確定所述多個(gè)任務(wù)各自的任務(wù)時(shí)長(zhǎng);
以用最短時(shí)間完成對(duì)所述多個(gè)任務(wù)的操作為目的,根據(jù)所述多個(gè)任務(wù)各自的任務(wù)時(shí)長(zhǎng)和所述寄存器組的總個(gè)數(shù)給所述多個(gè)任務(wù)分別分配一個(gè)所述寄存器組,其中,一個(gè)所述寄存器組分配一個(gè)或多個(gè)任務(wù);
分別根據(jù)各所述多個(gè)寄存器組分配的任務(wù),按所述任務(wù)的順序依次配置與所述任務(wù)相關(guān)的參數(shù)值;
執(zhí)行模塊,用于同時(shí)啟動(dòng)配置好的所述多個(gè)寄存器組以實(shí)現(xiàn)所述多個(gè)任務(wù)的操作。
4.根據(jù)權(quán)利要求3所述的裝置,其特征在于,所述寄存器組的參數(shù)至少包括以下信息:NAND命令,塊尋址,頁尋址,列尋址,數(shù)據(jù)傳送通道設(shè)置,ECC配置,NAND完成檢測(cè)。
5.一種控制芯片,包括存儲(chǔ)器、處理器及存儲(chǔ)在存儲(chǔ)器上并可在處理器上運(yùn)行的程序,其特征在于,所述處理器執(zhí)行所述程序時(shí)實(shí)現(xiàn)如權(quán)利要求1-2中任一所述的SPI-NAND的多任務(wù)操作方法。
6.一種包含控制芯片可執(zhí)行指令的存儲(chǔ)介質(zhì),所述控制芯片可執(zhí)行指令在由控制芯片處理器執(zhí)行時(shí)用于執(zhí)行一種SPI-NAND的多任務(wù)操作方法,其特征在于,該方法包括:
接收計(jì)算機(jī)的處理器發(fā)送的任務(wù)處理指令,所述任務(wù)處理指令包括待處理的多個(gè)任務(wù);
以用最短時(shí)間完成對(duì)所述多個(gè)任務(wù)的操作為目的,配置多個(gè)寄存器組的參數(shù)值,其中,每個(gè)所述寄存器組在一個(gè)時(shí)間段內(nèi)實(shí)現(xiàn)一個(gè)所述任務(wù)的操作;
同時(shí)啟動(dòng)配置好的所述多個(gè)寄存器組以實(shí)現(xiàn)所述多個(gè)任務(wù)的操作。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于北京兆易創(chuàng)新科技股份有限公司,未經(jīng)北京兆易創(chuàng)新科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711285942.9/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- SPI接口以及經(jīng)由SPI接口的串行通信方法
- VxWorks操作系統(tǒng)下實(shí)現(xiàn)驅(qū)動(dòng)SPI設(shè)備的方法和系統(tǒng)
- 一種解決SPI總線通信延時(shí)的SPI設(shè)備
- 一種基于FPGA的SPI接口配置方法
- 一種SPI ROM轉(zhuǎn)接板
- 一種高魯棒性SPI總線驅(qū)動(dòng)電路
- 基于ROM的SPI NOR FLASH識(shí)別方法、裝置、系統(tǒng)及存儲(chǔ)介質(zhì)
- 增強(qiáng)型SPI控制器以及操作SPI控制器的方法
- 一種基于SPI設(shè)備的信號(hào)驅(qū)動(dòng)系統(tǒng)及方法
- 一種多主一從的SPI安全通信裝置及通信方法
- NAND閃存信息提取方法和NAND閃存自動(dòng)識(shí)別方法
- 基于可編程邏輯器件的NAND閃存啟動(dòng)裝置
- NAND閃存參數(shù)自動(dòng)檢測(cè)系統(tǒng)
- 一種利用MRAM保護(hù)NAND的方法及存儲(chǔ)結(jié)構(gòu)
- 一種NAND FLASH內(nèi)存的寫保護(hù)電路及NAND FLASH內(nèi)存
- 具有NAND緩沖器的NAND閃速存儲(chǔ)設(shè)備
- 基于主控芯片的NAND BOOT啟動(dòng)方法和裝置
- 一種NAND復(fù)位方法、裝置、電子設(shè)備和存儲(chǔ)介質(zhì)
- NAND閃存卡
- 將查找操作卸載到NAND卸載設(shè)備的方法和系統(tǒng)
- 任務(wù)協(xié)作裝置及方法
- 用于量化任務(wù)價(jià)值的任務(wù)管理方法及裝置
- 用于運(yùn)行任務(wù)的系統(tǒng)、方法和裝置
- 一種分布式任務(wù)調(diào)度系統(tǒng)及方法
- 任務(wù)信息處理方法
- 一種同步任務(wù)異步執(zhí)行的方法和調(diào)度系統(tǒng)
- 數(shù)據(jù)處理方法、裝置、電子設(shè)備及計(jì)算機(jī)可讀介質(zhì)
- 一種自動(dòng)分配和推送的任務(wù)管理平臺(tái)及方法
- 程序執(zhí)行控制的裝置及方法、終端和存儲(chǔ)介質(zhì)
- 基于會(huì)話的任務(wù)待辦方法、系統(tǒng)、電子設(shè)備及存儲(chǔ)介質(zhì)





