[發明專利]存儲電路和操作存儲電路的方法有效
| 申請號: | 201711248677.7 | 申請日: | 2017-12-01 |
| 公開(公告)號: | CN108172252B | 公開(公告)日: | 2021-08-03 |
| 發明(設計)人: | 簡·奧特斯泰特;羅賓·博赫;格爾德·迪舍爾;貝恩德·邁爾;克里斯蒂安·彼得斯;斯特芬·索納卡爾布 | 申請(專利權)人: | 英飛凌科技股份有限公司 |
| 主分類號: | G11C8/16 | 分類號: | G11C8/16;G11C8/14 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 康建峰;杜誠 |
| 地址: | 德國瑙伊*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 存儲 電路 操作 方法 | ||
1.一種存儲電路,包括:
沿著多個行和多個列被布置在電可編程非易失性存儲單元陣列中的多個電可編程存儲單元;
多個字線,每個字線與所述多個電可編程存儲單元的多個字部耦接,其中,每個字部被配置成存儲數據字;以及
與多個重疊部耦接的至少一個重疊字線,每個重疊部包括多個重疊存儲單元,其中,所述多個重疊部中的每一個包括重疊字,
其中,所述存儲電路被配置成執行重疊讀取,所述重疊讀取包括針對所述多個字線中的每一個,從每個字部與所述多個重疊部中的重疊部同時進行讀取,并且提供所述重疊讀取的輸出,所述輸出是對所述數據字和所述重疊字執行的邏輯運算的結果。
2.根據權利要求1所述的存儲電路,
其中,所述至少一個重疊字線與所述多個字線中的至少一個相關字線相關聯,其中,每個重疊部與所述至少一個相關字線的一個字部相關聯,以及其中,所述多個重疊部中的每一個包括重疊字,多個重疊字形成被配置成識別相關聯的字部的碼。
3.根據權利要求1或2所述的存儲電路,還包括:
開關,所述開關被配置成在所述存儲電路對所述多個字線中的每個字線執行重疊讀取與對該字線執行正常讀取之間進行切換,其中,所述正常讀取是在沒有所述至少一個重疊字線的情況下被執行的。
4.根據權利要求1或2所述的存儲電路,
其中,對所述數據字和所述重疊字執行的邏輯運算是下述中的一個:按位或運算和按位與運算。
5.根據權利要求2所述的存儲電路,
其中,所述至少一個相關字線包括多個相關字線。
6.根據權利要求1或2所述的存儲電路,
其中,所述至少一個重疊字線包括一個重疊字線。
7.根據權利要求1或2所述的存儲電路,
其中,所述至少一個重疊字線包括多個重疊字線。
8.根據權利要求7所述的存儲電路,
其中,所述多個重疊字線中的每一個包括不同的碼。
9.一種操作存儲電路的方法,所述存儲電路包括:
沿著多個行和多個列被布置在電可編程非易失性存儲單元陣列中的多個電可編程存儲單元;
多個字線,每個字線與所述多個電可編程存儲單元中的多個字部耦接,其中,每個字部被配置成存儲數據字;和
至少一個重疊字線,其與多個重疊部耦接,每個重疊部包括多個重疊存儲單元,
其中,每個重疊部包括重疊字,其中,所述至少一個重疊字線與所述多個字線中的至少一個相關字線相關聯,其中,每個重疊部與所述至少一個相關字線的一個字部相關聯,以及其中,多個重疊字形成被配置成識別相關聯的字部的碼,
其中,所述方法包括:
執行重疊讀取,所述重疊讀取包括同時讀取所述數據字中的至少一個數據字和相關聯的重疊字;和
提供所述重疊讀取的輸出,所述輸出是對所讀取的至少一個數據字和所述相關聯的重疊字執行的邏輯運算的結果。
10.根據權利要求9所述的方法,還包括:
在沒有通過所述重疊字進行重疊的情況下讀取所述至少一個數據字。
11.根據權利要求10所述的方法,還包括:
形成測試字,形成所述測試字包括對在沒有進行所述重疊的情況下所讀取的數據字和所述重疊字執行邏輯運算。
12.根據權利要求11所述的方法,還包括:
將所述測試字與所述重疊讀取的輸出進行比較。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英飛凌科技股份有限公司,未經英飛凌科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711248677.7/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:高速和低功率讀出放大器
- 下一篇:存儲器的驅動電路及應用其的存儲器





