[發明專利]P型MOSFET的制作方法在審
| 申請號: | 201711102808.0 | 申請日: | 2017-11-09 |
| 公開(公告)號: | CN107749398A | 公開(公告)日: | 2018-03-02 |
| 發明(設計)人: | 徐秋霞;許高博;陶桂龍;李俊峰;陳大鵬;葉甜春 | 申請(專利權)人: | 中國科學院微電子研究所 |
| 主分類號: | H01L21/336 | 分類號: | H01L21/336;H01L21/28;H01L29/78 |
| 代理公司: | 中科專利商標代理有限責任公司11021 | 代理人: | 任巖 |
| 地址: | 100029 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | mosfet 制作方法 | ||
1.一種P型MOSFET的制作方法,包括:
在襯底上形成P型MOSFET的一部分,包括:位于襯底中的源/漏區、在襯底上方位于源/漏區之間的假柵疊層以及圍繞假柵疊層的柵極側墻;
去除假柵疊層以在柵極側墻內側形成柵極開口,使襯底的表面露出;
在柵極開口處依次形成界面氧化物層、高K柵介質層和第一金屬柵層;
利用各向同性的等離子體摻雜方法在第一金屬柵層中摻雜離子,并控制等離子體的能量,使得摻雜離子僅僅分布在第一金屬柵層中,并根據期望的閾值電壓控制摻雜離子注入的劑量;其中,所述摻雜離子為能夠增加有效功函數的P型摻雜劑;
在第一金屬柵層上形成第二金屬柵層以填充柵極開口;以及
進行退火處理使摻雜離子擴散并聚積在高K柵介質層與第一金屬柵層之間的上界面處以及高K柵介質層與界面氧化物層之間的下界面處,并且在該上界面處、下界面處通過界面反應均形成電偶極子。
2.根據權利要求1所述的制作方法,其中,所述等離子體摻雜的能量介于0.1keV-20keV之間。
3.根據權利要求1所述的制作方法,其中,所述離子注入的劑量介于1E13-5E15cm-2之間。
4.根據權利要求1所述的制作方法,其中,所述P型摻雜劑包括:硼的氫化物、氟化物及氯化物,為如下材料中的一種或其組合:B2H6、B4H10、B6H10、B10H14、B18H22、BF3或BCl3。
5.根據權利要求1所述的制作方法,其中,所述高K柵介質層的材料為如下材料的一種或其組合:ZrO2、ZrON、ZrSiON、HfZrO、HfZrON、HfON、HfO2、HfAlO、HfAlON、HfSiO、HfSiON、HfLaO或HfLaON。
6.根據權利要求1所述的制作方法,其中:
所述第一金屬柵層的材料為如下材料中的一種或其組合:TiN、TaN、MoN、WN、TaC或TaCN;和/或
所述第二金屬柵層包括多層金屬材料,其中緊靠第一金屬柵層的金屬材料選擇吸氧性能好的金屬,包括:Ti,TiAl,Ta中的至少一種;然后是勢壘阻擋層金屬,包括:TiN,TaN,Ta,MoN,A1N,WN中的一種或兩種;最后是填充金屬,包括:W,Al,TiAl,Mo中的一種或兩種。
7.根據權利要求1所述的制作方法,其中:
所述高K柵介質層的厚度介于1.5nm-5nm之間;和/或
所述第一金屬柵層的厚度介于2nm-10nm之間。
8.根據權利要求1所述的制作方法,其中,所述進行退火處理使摻雜離子擴散的條件為:退火溫度為350℃-450℃,退火時間為20min-90min。
9.根據權利要求1所述的制作方法,其中,所述P型MOSFET的一部分還包括:硅化區,形成于源/漏區的表面;以及層間介質層,覆蓋在源/漏區的上方、柵極側墻外表面周圍以及假柵疊層的上方;所述假柵疊層包括:假柵介質和假柵導體,并且利用化學機械拋光平坦化層間介質層的表面并暴露假柵導體的頂部表面。
10.根據權利要求1至9任一項所述的制作方法,其中,在形成高K柵介質層之后,在形成第一金屬柵層之前還包括如下步驟:在完成高K柵介質層的制作后進行退火處理,以改善高K柵介質層的質量。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國科學院微電子研究所,未經中國科學院微電子研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201711102808.0/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種雙速錐形轉子電機
- 下一篇:一種電機轉子總成
- 同類專利
- 專利分類
H01L 半導體器件;其他類目中不包括的電固體器件
H01L21-00 專門適用于制造或處理半導體或固體器件或其部件的方法或設備
H01L21-02 .半導體器件或其部件的制造或處理
H01L21-64 .非專門適用于包含在H01L 31/00至H01L 51/00各組的單個器件所使用的除半導體器件之外的固體器件或其部件的制造或處理
H01L21-66 .在制造或處理過程中的測試或測量
H01L21-67 .專門適用于在制造或處理過程中處理半導體或電固體器件的裝置;專門適合于在半導體或電固體器件或部件的制造或處理過程中處理晶片的裝置
H01L21-70 .由在一共用基片內或其上形成的多個固態組件或集成電路組成的器件或其部件的制造或處理;集成電路器件或其特殊部件的制造





