[發(fā)明專利]電源和繼電器狀態(tài)檢測電路和方法有效
| 申請?zhí)枺?/td> | 201710949941.3 | 申請日: | 2017-10-13 |
| 公開(公告)號: | CN107576930B | 公開(公告)日: | 2019-12-13 |
| 發(fā)明(設(shè)計)人: | 蔣麗娜;曾招輝;李家成 | 申請(專利權(quán))人: | 華立科技股份有限公司 |
| 主分類號: | G01R35/04 | 分類號: | G01R35/04 |
| 代理公司: | 11371 北京超凡志成知識產(chǎn)權(quán)代理事務(wù)所(普通合伙) | 代理人: | 郭新娟 |
| 地址: | 310000 浙江省杭*** | 國省代碼: | 浙江;33 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 電源 繼電器 狀態(tài) 檢測 電路 方法 | ||
1.一種電源和繼電器狀態(tài)檢測電路,其特征在于,包括:第一采樣端子(01)、第二采樣端子(02)、分壓電阻(03)、光耦(04)、上拉電阻(05)和處理器(06);
所述第一采樣端子(01)與電能表的內(nèi)部的第一整流濾波模塊(11)的輸出端連接,用于接收所述電能表的電源電壓經(jīng)整流濾波后的直流電壓信號;
所述第二采樣端子(02)與所述電能表內(nèi)部的繼電器(12)的常閉端子連接;
所述分壓電阻(03),用于對所述直流電壓信號進(jìn)行分壓;
所述光耦(04),用于在所述分壓電阻(03)的輸出信號的控制下,通過上拉節(jié)點接通或者關(guān)閉所述上拉電阻輸出的高電平信號,以及,在關(guān)閉所述上拉電阻輸出的高電平信號時,向所述處理器(06)輸出低電平信號;
所述上拉電阻(05),用于響應(yīng)所述上拉節(jié)點的控制,向所述處理器(06)輸出高電平信號;
所述處理器(06),用于根據(jù)所述高電平信號或者所述低電平信號及上電狀態(tài)或者低功耗狀態(tài)確定所述電源和所述繼電器的狀態(tài);
所述光耦(04)內(nèi)的發(fā)光二極管(041)的正極與所述分壓電阻(03)的輸出端連接,所述發(fā)光二極管(041)的負(fù)極與所述第二采樣端子(02)連接;
所述光耦(04)內(nèi)的光敏三極管(042)的發(fā)射極接地電源電壓,所述光敏三極管(042)的集電極與所述上拉節(jié)點連接。
2.根據(jù)權(quán)利要求1所述的電源和繼電器狀態(tài)檢測電路,其特征在于,所述電路還包括第一濾波電容(07);
所述第一濾波電容(07)的輸入端與所述上拉節(jié)點連接,所述第一濾波電容(07)的輸出端接地電源電壓。
3.根據(jù)權(quán)利要求1所述的電源和繼電器狀態(tài)檢測電路,其特征在于,所述電路還包括第二濾波電容(08);
所述第二濾波電容(08)的輸入端與所述處理器(06)的輸出端連接,所述第二濾波電容(08)的輸出端接地電源電壓。
4.根據(jù)權(quán)利要求1所述的電源和繼電器狀態(tài)檢測電路,其特征在于,所述電路還包括:限流電阻(09);
所述限流電阻(09)的輸入端與所述上拉節(jié)點連接,所述限流電阻(09)的輸出端與所述處理器(06)的輸入端連接,所述限流電阻(09)用于保護(hù)所述處理器(06)。
5.根據(jù)權(quán)利要求1所述的電源和繼電器狀態(tài)檢測電路,其特征在于,所述分壓電阻(03)采用0603封裝。
6.一種電源和繼電器狀態(tài)檢測方法,其特征在于,應(yīng)用于如權(quán)利要求1-5任一項所述的處理器中,所述方法包括:
接收所述光耦輸出的低電平信號,或者,接收所述上拉電阻輸出的高電平信號;
確定所述電能表為上電狀態(tài)或低功耗狀態(tài);
根據(jù)預(yù)設(shè)時間間隔內(nèi)接收到的所述高電平信號或者所述低電平信號及所述上電狀態(tài)或所述低功耗狀態(tài)確定所述電源和所述繼電器的狀態(tài)。
7.根據(jù)權(quán)利要求6所述的電源和繼電器狀態(tài)檢測方法,其特征在于,所述根據(jù)預(yù)設(shè)時間間隔內(nèi)接收到的所述高電平信號或者所述低電平信號及所述上電狀態(tài)或所述低功耗狀態(tài)確定所述電源和所述繼電器的狀態(tài),包括:
在所述上電狀態(tài)下,根據(jù)所述預(yù)設(shè)時間間隔內(nèi)接收到的所述低電平信號確定所述繼電器狀態(tài)正常;
在所述上電狀態(tài)下,根據(jù)所述預(yù)設(shè)時間間隔內(nèi)接收到的所述高電平信號確定所述繼電器狀態(tài)異常;
在所述低功耗狀態(tài)下,根據(jù)所述預(yù)設(shè)時間間隔內(nèi)接收到的所述高電平信號確定所述電源狀態(tài)正常;
在所述低功耗狀態(tài)下,根據(jù)所述預(yù)設(shè)時間間隔內(nèi)接收到的所述低電平信號確定所述電源狀態(tài)異常。
8.一種電子設(shè)備,包括存儲器、處理器及存儲在所述存儲器上并可在所述處理器上運行的計算機(jī)程序,其特征在于,所述處理器執(zhí)行所述計算機(jī)程序時實現(xiàn)上述權(quán)利要求6至7任一項所述的方法的步驟。
9.一種具有處理器可執(zhí)行的非易失的程序代碼的計算機(jī)可讀介質(zhì),其特征在于,所述程序代碼使所述處理器執(zhí)行上述權(quán)利要求6至7任一項所述方法。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于華立科技股份有限公司,未經(jīng)華立科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710949941.3/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





