[發(fā)明專利]像素電路及其驅(qū)動方法、陣列基板、顯示面板在審
| 申請?zhí)枺?/td> | 201710565269.8 | 申請日: | 2017-07-12 |
| 公開(公告)號: | CN109256086A | 公開(公告)日: | 2019-01-22 |
| 發(fā)明(設(shè)計)人: | 張斌;王光興;張強(qiáng);許文鵬;董殿正;陳鵬名;張衎 | 申請(專利權(quán))人: | 京東方科技集團(tuán)股份有限公司;北京京東方顯示技術(shù)有限公司 |
| 主分類號: | G09G3/3208 | 分類號: | G09G3/3208 |
| 代理公司: | 北京天昊聯(lián)合知識產(chǎn)權(quán)代理有限公司 11112 | 代理人: | 柴亮;張?zhí)焓?/td> |
| 地址: | 100015 *** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 柵線 像素電路 驅(qū)動晶體管 發(fā)光單元 第一極 導(dǎo)通 關(guān)斷 顯示面板 信號控制 陣列基板 信號控制數(shù)據(jù)線 閾值電壓漂移 初始化模塊 驅(qū)動 存儲電容 控制模塊 輸入模塊 數(shù)據(jù)線 | ||
1.一種像素電路,其特征在于,包括發(fā)光單元、存儲電容、驅(qū)動晶體管、輸入模塊、初始化模塊、控制模塊,其中,
存儲電容的第一極連接第一節(jié)點(diǎn),第二極連接第二節(jié)點(diǎn);
驅(qū)動晶體管的柵極連接第二節(jié)點(diǎn),第一極連接第一電平端;
發(fā)光單元的第二極連接第二電平端;
輸入模塊連接第一柵線端、數(shù)據(jù)線端、第一節(jié)點(diǎn),用于根據(jù)第一柵線端的信號控制數(shù)據(jù)線端與第一節(jié)點(diǎn)導(dǎo)通或關(guān)斷;
初始化模塊連接第二柵線端、第一節(jié)點(diǎn)、第二節(jié)點(diǎn)、驅(qū)動晶體管的第二極、發(fā)光單元的第一極,用于根據(jù)第二柵線端的信號控制第一節(jié)點(diǎn)與第二節(jié)點(diǎn)導(dǎo)通或關(guān)斷;
控制模塊連接第三柵線端、驅(qū)動晶體管的第二極、發(fā)光單元的第一極,用于根據(jù)第三柵線端的信號控制驅(qū)動晶體管的第二極與發(fā)光單元的第一極導(dǎo)通或關(guān)斷。
2.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述輸入模塊包括第一晶體管,其中,
所述第一晶體管的柵極連接第一柵線端,第一極連接數(shù)據(jù)線端,第二極連接第一節(jié)點(diǎn)。
3.根據(jù)權(quán)利要求2所述的像素電路,其特征在于,所述初始化模塊包括第二晶體管和第三晶體管,其中,
所述第二晶體管的柵極連接第二柵線端,第一極連接第一節(jié)點(diǎn),第二極連接發(fā)光單元的第一極;
所述第三晶體管的柵極連接第二柵線端,第一極連接第二節(jié)點(diǎn),第二極連接驅(qū)動晶體管的第二極。
4.根據(jù)權(quán)利要求3所述的像素電路,其特征在于,所述控制模塊包括第四晶體管,其中,
所述第四晶體管的柵極連接第三柵線端,第一極連接驅(qū)動晶體管的第二極,第二極連接發(fā)光單元的第一極。
5.根據(jù)權(quán)利要求4所述的像素電路,其特征在于,
所述驅(qū)動晶體管為增強(qiáng)型場效應(yīng)晶體管。
6.根據(jù)權(quán)利要求5所述的像素電路,其特征在于,
所述第一晶體管、第二晶體管、第三晶體管、第四晶體管均為N型晶體管;
或者,
所述第一晶體管、第二晶體管、第三晶體管、第四晶體管均為P型晶體管。
7.根據(jù)權(quán)利要求1至6中任意一項(xiàng)所述的像素電路,其特征在于,
所述發(fā)光單元為有機(jī)發(fā)光二極管,其第一極為陽極,第二極為陰極。
8.一種陣列基板,其特征在于,包括多個排成陣列的、權(quán)利要求1至7中任意一項(xiàng)所述的像素電路;其中,
同行中各像素電路的第一柵線端連接同一條第一柵線,第二柵線端連接同一條第二柵線、第三柵線端連接同一條第三柵線;
同列中各像素電路的數(shù)據(jù)線端連接同一條數(shù)據(jù)線。
9.一種顯示面板,其特征在于,包括:
權(quán)利要求8所述的陣列基板。
10.一種像素電路的驅(qū)動方法,其特征在于,所述像素電路為權(quán)利要求1至7中任意一項(xiàng)所述的像素電路,所述驅(qū)動方法包括:
初始化階段:將參考電壓輸入第一節(jié)點(diǎn)和第二節(jié)點(diǎn);
補(bǔ)償階段:將驅(qū)動晶體管的閾值電壓加載至存儲電容;
寫入階段:向第一節(jié)點(diǎn)提供數(shù)據(jù)電壓;
發(fā)光階段:在第二節(jié)點(diǎn)電平的控制下,發(fā)光單元發(fā)光。
11.根據(jù)權(quán)利要求10所述的像素電路的驅(qū)動方法,其特征在于,在所述寫入階段與發(fā)光階段之間,還包括:
保持階段:使第一節(jié)點(diǎn)和第二節(jié)點(diǎn)的信號穩(wěn)定。
12.根據(jù)權(quán)利要求10所述的像素電路的驅(qū)動方法,其特征在于,所述像素電路為權(quán)利要求6所述的像素電路,其中所述第一晶體管、第二晶體管、第三晶體管、第四晶體管均為N型晶體管,所述驅(qū)動方法具體包括:
持續(xù)向第一電平端提供高電平,向第二電平端提供低電平;
初始化階段:向第一柵線端提供高電平,向第二柵線端提供高電平,向第三柵線端提供高電平,向數(shù)據(jù)線端提供參考電壓;
補(bǔ)償階段:向第一柵線端提供高電平,向第二柵線端提供高電平,向第三柵線端提供低電平,向數(shù)據(jù)線端提供參考電壓;
寫入階段:向第一柵線端提供高電平,向第二柵線端提供低電平,向數(shù)據(jù)線端提供數(shù)據(jù)電壓;
發(fā)光階段:向第一柵線端提供低電平,向第二柵線端提供低電平,向第三柵線端提供高電平;
或者,
所述像素電路為權(quán)利要求6所述的像素電路,其中所述第一晶體管、第二晶體管、第三晶體管、第四晶體管均為P型晶體管,所述驅(qū)動方法具體包括:
持續(xù)向第一電平端提供高電平,向第二電平端提供低電平;
初始化階段:向第一柵線端提供低電平,向第二柵線端提供低電平,向第三柵線端提供低電平,向數(shù)據(jù)線端提供參考電壓;
補(bǔ)償階段:向第一柵線端提供低電平,向第二柵線端提供低電平,向第三柵線端提供高電平,向數(shù)據(jù)線端提供參考電壓;
寫入階段:向第一柵線端提供低電平,向第二柵線端提供高電平,向數(shù)據(jù)線端提供數(shù)據(jù)電壓;
發(fā)光階段:向第一柵線端提供高電平,向第二柵線端提供高電平,向第三柵線端提供低電平。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于京東方科技集團(tuán)股份有限公司;北京京東方顯示技術(shù)有限公司,未經(jīng)京東方科技集團(tuán)股份有限公司;北京京東方顯示技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710565269.8/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





