[發(fā)明專利]基于CScripts進(jìn)行Purley平臺CPU端PCIe Tx Eq調(diào)整的方法有效
| 申請?zhí)枺?/td> | 201710434489.7 | 申請日: | 2017-06-09 |
| 公開(公告)號: | CN107153553B | 公開(公告)日: | 2020-09-22 |
| 發(fā)明(設(shè)計)人: | 王鵬 | 申請(專利權(quán))人: | 蘇州浪潮智能科技有限公司 |
| 主分類號: | G06F9/4401 | 分類號: | G06F9/4401;G06F13/42 |
| 代理公司: | 濟(jì)南誠智商標(biāo)專利事務(wù)所有限公司 37105 | 代理人: | 王汝銀 |
| 地址: | 215100 江蘇省蘇州市吳*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 基于 cscripts 進(jìn)行 purley 平臺 cpu pcie tx eq 調(diào)整 方法 | ||
1.基于CScripts進(jìn)行Purley平臺CPU端PCIe Tx Eq調(diào)整的方法,其特征在于,包括以下步驟:
S1、進(jìn)行Tx Eq調(diào)整前,需先將CPU halt,使CPU只響應(yīng)修改Tx Eq參數(shù)的命令,不進(jìn)行其他計算操作;
S2、確認(rèn)當(dāng)前CPU uniPhy所有l(wèi)ane的狀態(tài),判斷待調(diào)整的PCIe port是否處在L0狀態(tài),是,確認(rèn)該port所有l(wèi)ane的狀態(tài);否,在BIOS中調(diào)整或者重啟機(jī)臺;
S3、確認(rèn)當(dāng)前的PCIe拓?fù)洌_認(rèn)待調(diào)整PCIe port的portnumber;
S4、對相應(yīng)PCIe port的Tx Eq進(jìn)行調(diào)整;
S5、判斷參數(shù)修改是否有效,若修改無效,則判斷當(dāng)前PCIe port是否處在Gen3狀態(tài)下,如果當(dāng)前PCIe port處在Gen3狀態(tài)下,重啟系統(tǒng)后從步驟S1執(zhí)行;如果當(dāng)前PCIe port回退到了Gen1狀態(tài)下,則通過re-enable該P(yáng)CIe port,然后判斷參數(shù)修改是否有效,若仍然無效,則重啟系統(tǒng)后從步驟S1執(zhí)行;有效,結(jié)束。
2.如權(quán)利要求1所述的基于CScripts進(jìn)行Purley平臺CPU端PCIe Tx Eq調(diào)整的方法,其特征在于,步驟S1中,需先將CPU halt是通過輸入命令unistart(),使以uni.為前綴的命令可以執(zhí)行實(shí)現(xiàn)的。
3.如權(quán)利要求1所述的基于CScripts進(jìn)行Purley平臺CPU端PCIe Tx Eq調(diào)整的方法,其特征在于,步驟S2中,執(zhí)行命令uni.showStatus(),確認(rèn)當(dāng)前CPU uniPhy部分所有l(wèi)ane的狀態(tài),具體包括UPI port,DMI Port,PCIe port的lane的狀態(tài),讀取PCIe port的lane的狀態(tài)。
4.如權(quán)利要求1所述的基于CScripts進(jìn)行Purley平臺CPU端PCIe Tx Eq調(diào)整的方法,其特征在于,步驟S3中,執(zhí)行命令pcie.topology(),確認(rèn)當(dāng)前的PCIe拓?fù)洌瑘?zhí)行命令pcie.port_map(),確認(rèn)待調(diào)整p ort的port number。
5.如權(quán)利要求1所述的基于CScripts進(jìn)行Purley平臺CPU端PCIe Tx Eq調(diào)整的方法,其特征在于,步驟S4中,執(zhí)行uni.setTxEq()命令,對相應(yīng)PCIe port 的Tx Eq進(jìn)行調(diào)整。
6.如權(quán)利要求5所述的基于CScripts進(jìn)行Purley平臺CPU端PCIe Tx Eq調(diào)整的方法,其特征在于,對相應(yīng)PCIe port的Tx Eq進(jìn)行調(diào)整具體包括對C m1、C 0、C p1參數(shù)的調(diào)整,Cm1、C 0、C p1分別對應(yīng)三階FIR濾波器的C-1、C0與C+1,根據(jù)鏈路的實(shí)際情況采用下表中這十組值或其他取值
7.如權(quán)利要求6所述的基于CScripts進(jìn)行Purley平臺CPU端PCIe Tx Eq調(diào)整的方法,其特征在于,其他取值需要滿足C m1+C 0+C p1=63。
8.如權(quán)利要求1所述的基于CScripts進(jìn)行Purley平臺CPU端PCIe Tx Eq調(diào)整的方法,其特征在于,步驟S5中,執(zhí)行uni.getTxEq()命令,確認(rèn)參數(shù)修改是否有效,若修改無效,則執(zhí)行pcie.topology()命令確認(rèn)當(dāng)前PCIe port是否處在Gen3狀態(tài)下,如果當(dāng)前port回退到了Gen1狀態(tài)下,則通過re-enable該port,然后再次執(zhí)行uni.getTx()命令來確認(rèn)參數(shù)修改是否有效。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于蘇州浪潮智能科技有限公司,未經(jīng)蘇州浪潮智能科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710434489.7/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 可信密碼卡及電子設(shè)備
- 基于CScripts進(jìn)行Purley平臺CPU端PCIe Tx Eq調(diào)整的方法
- 一種主板以及服務(wù)器
- 一種PHY網(wǎng)絡(luò)適配器升級方法及系統(tǒng)
- 一種基于Purley平臺的Linpack測試自動優(yōu)化配置方法及系統(tǒng)
- 一種遠(yuǎn)程調(diào)試Purley平臺服務(wù)器系統(tǒng)的方法
- 一種基于Purley平臺實(shí)現(xiàn)vmware認(rèn)證的方法和裝置
- 一種基于Purley平臺的用戶定制化功能的實(shí)現(xiàn)方法
- 內(nèi)存壓力測試方法、裝置、設(shè)備及計算機(jī)可讀存儲介質(zhì)
- 高性能要求軟件從Grantley平臺過渡到Purley平臺的優(yōu)化方法及裝置





