[發明專利]射頻干擾處理方法、裝置、存儲介質及終端有效
| 申請號: | 201710401747.1 | 申請日: | 2017-05-31 |
| 公開(公告)號: | CN107171740B | 公開(公告)日: | 2020-10-09 |
| 發明(設計)人: | 楊懷;伏奎;陳再成 | 申請(專利權)人: | OPPO廣東移動通信有限公司 |
| 主分類號: | H04B15/00 | 分類號: | H04B15/00;H04B15/02;H04B17/318 |
| 代理公司: | 深圳翼盛智成知識產權事務所(普通合伙) 44300 | 代理人: | 黃威 |
| 地址: | 523860 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 射頻 干擾 處理 方法 裝置 存儲 介質 終端 | ||
本發明實施例提供了一種射頻干擾處理方法、裝置、存儲介質及終端。所述方法包括以下步驟:當檢測到所述射頻電路的接收信號的強度小于預設值時,獲取所述接收信號的頻段信息;根據所述頻段信息確認出至少一個第一功能模塊,所述第一功能模塊為當前正在運行,且在所述頻段信息下對所述接收信號產生干擾的功能模塊;根據所述至少一個第一功能模塊生成抗干擾信號;采用所述抗干擾信號對所述接收信號進行抗干擾處理。本發明具有降低接收信號的射頻干擾的有益效果。
技術領域
本發明涉及通信領域,特別是涉及一種射頻干擾處理方法、裝置、存儲介質及終端。
背景技術
在手機開發過程中,手機接收性能取決于射頻電路性能和干擾情況。而射頻電路性能取決于射頻電路周邊環境,受限于硬件結構。
干擾情況分為兩種,一種是自身干擾,干擾源為手機本體某個部件;另一種為外界干擾,干擾源來源于外界。
對于內部干擾,手機本體產生干擾信號強度比較弱,但是由于這個干擾源就在手機本體上,距離射頻電路的空間距離短。因此,手機本體內的干擾源靠近射頻電路時容易干擾射頻電路接收的信號。
發明內容
本發明實施例提供一種射頻干擾處理方法、裝置、存儲介質及終端,具有降低觸控屏對終端的射頻電路接收的信號的射頻干擾的有益效果。
本發明實施例提供一種射頻干擾處理方法,用于終端中,所述終端具有射頻電路,所述方法包括以下步驟:
當檢測到所述射頻電路的接收信號的強度小于預設值時,獲取所述接收信號的頻段信息;
根據所述頻段信息確認出至少一個第一功能模塊,所述第一功能模塊為當前正在運行,且在所述頻段信息下對所述接收信號產生干擾的功能模塊;
根據所述至少一個第一功能模塊生成抗干擾信號;
采用所述抗干擾信號對所述接收信號進行抗干擾處理。
本發明實施例提供一種射頻干擾處理裝置,用于終端中,所述終端具有射頻電路,所述裝置包括:
第一獲取模塊,用于當檢測到所述射頻電路的接收信號的強度小于預設值時,獲取所述接收信號的頻段信息;
確認模塊,用于根據所述頻段信息確認出至少一個第一功能模塊,所述第一功能模塊為當前正在運行,且在所述頻段信息下對所述接收信號產生干擾的功能模塊;
生成模塊,用于根據所述至少一個第一功能模塊生成抗干擾信號;
處理模塊,用于采用所述抗干擾信號對所述接收信號進行抗干擾處理。
本發明實施例提供一種存儲介質,存儲有多條指令,其特征在于,所述指令由處理器加載并執行上述任一項所述的方法。
本發明實施例提供一種終端,其特征在于,包括存儲器,處理器,以及存儲在所述存儲器中并可在所述處理器中運行的計算機程序,所述處理器執行所述計算機程序時實現上述任一項所述的方法。
本發明實施例提供一種終端,包括射頻電路、檢測電路、控制電路以及抗干擾電路,所述檢測電路與所述射頻電路以及所述控制電路電連接,所述控制電路、所述抗干擾電路以及所述射頻電路依次電連接;
所述檢測電路用于檢測所述射頻電路的接收信號的強度;
所述控制電路用于當接收信號的強度小于預設值時,獲取所述接收信號的頻段信息;以及,用于根據所述頻段信息確認出至少一個第一功能模塊,所述第一功能模塊為當前正在運行,且在所述頻段信息下對所述接收信號產生干擾的功能模塊,并根據所述至少一個第一功能模塊生成抗干擾信號;
所述抗干擾電路用于采用所述抗干擾信號對所述接收信號進行抗干擾處理。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于OPPO廣東移動通信有限公司,未經OPPO廣東移動通信有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710401747.1/2.html,轉載請聲明來源鉆瓜專利網。





