[發(fā)明專利]包含啟用電路的裝置及系統(tǒng)有效
| 申請(qǐng)?zhí)枺?/td> | 201710190131.4 | 申請(qǐng)日: | 2012-05-15 |
| 公開(公告)號(hào): | CN107093443B | 公開(公告)日: | 2020-10-13 |
| 發(fā)明(設(shè)計(jì))人: | 丹沢徹;阿里·法伊茲·扎爾林·加萊姆 | 申請(qǐng)(專利權(quán))人: | 美光科技公司 |
| 主分類號(hào): | G11C5/14 | 分類號(hào): | G11C5/14;G11C7/10;G11C7/22 |
| 代理公司: | 北京律盟知識(shí)產(chǎn)權(quán)代理有限責(zé)任公司 11287 | 代理人: | 孫寶成 |
| 地址: | 美國愛*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 包含 啟用 電路 裝置 系統(tǒng) | ||
1.一種包含啟用電路的設(shè)備,其包括:
外圍電路,其耦合到存儲(chǔ)器陣列且經(jīng)配置以接收第一供應(yīng)電壓,其中所述外圍電路經(jīng)配置以響應(yīng)于來自控制器的關(guān)機(jī)命令而提供第一信號(hào),其中,所述外圍電路進(jìn)一步經(jīng)配置以提供提示所述第一供應(yīng)電壓超過閾值的第二信號(hào);
輸入/輸出I/O電路,其經(jīng)配置以接收不同于所述第一供應(yīng)電壓的第二供應(yīng)電壓,其中所述I/O電路進(jìn)一步經(jīng)配置以接收控制信號(hào),且根據(jù)具有第一邏輯值的所述控制信號(hào)而被停用,以及根據(jù)具有第二邏輯值的所述控制信號(hào)被啟用;及
啟用電路,其耦合到所述I/O電路和所述外圍電路,所述啟用電路經(jīng)配置以接收所述第一和第二信號(hào)中的至少一個(gè)并提供所述控制信號(hào)至所述I/O電路,響應(yīng)于所述啟用電路接收所述第一信號(hào),所述控制信號(hào)具有所述第一邏輯值,其中,所述啟用電路進(jìn)一步經(jīng)配置以響應(yīng)于所述啟用電路接收所述第二信號(hào)而提供具有所述第二邏輯值的控制信號(hào)。
2.根據(jù)權(quán)利要求1所述的設(shè)備,進(jìn)一步包含耦合在所述I/O電路和I/O總線之間的I/O墊。
3.根據(jù)權(quán)利要求2所述的設(shè)備,其中所述外圍電路經(jīng)配置以將I/O電路控制信號(hào)提供至所述I/O電路,且其中所述I/O電路經(jīng)配置以響應(yīng)于所述I/O電路控制信號(hào)而驅(qū)動(dòng)所述I/O總線。
4.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述外圍電路經(jīng)配置以向所述I/O電路提供數(shù)據(jù)信號(hào)。
5.一種包含啟用電路的設(shè)備,其包括:
外圍電路,其耦合到存儲(chǔ)器陣列且經(jīng)配置以接收第一供應(yīng)電壓,其中所述外圍電路經(jīng)配置以響應(yīng)于來自控制器的關(guān)機(jī)命令而提供第一信號(hào),其中,所述外圍電路進(jìn)一步經(jīng)配置以提供提示所述第一供應(yīng)電壓超過閾值的第二信號(hào);
輸入/輸出I/O電路,其經(jīng)配置以接收不同于所述第一供應(yīng)電壓的第二供應(yīng)電壓,其中所述I/O電路進(jìn)一步經(jīng)配置以根據(jù)控制信號(hào)的值而被停用;及
啟用電路,其耦合到所述I/O電路和所述外圍電路,所述啟用電路經(jīng)配置以將所述控制信號(hào)提供至所述I/O電路,響應(yīng)于所述第一信號(hào),所述控制信號(hào)具有第一邏輯值,其中,所述啟用電路進(jìn)一步經(jīng)配置以響應(yīng)于所述第二信號(hào)而提供具有第二邏輯值的控制信號(hào),其中所述啟用電路包括:
鎖存器,其經(jīng)配置以提供具有基于所述第一信號(hào)和所述第二信號(hào)的值的輸出信號(hào);及
反相器,其耦合到所述鎖存器且經(jīng)配置以反相所述輸出信號(hào)以提供所述控制信號(hào)。
6.根據(jù)權(quán)利要求5所述的設(shè)備,其中所述鎖存器經(jīng)配置以響應(yīng)于所述第一信號(hào)從所述第一邏輯值轉(zhuǎn)變?yōu)樗龅诙壿嬛担鴮⑺鲚敵鲂盘?hào)從所述第一邏輯值轉(zhuǎn)變?yōu)樗龅诙壿嬛担渲兴鲦i存器進(jìn)一步經(jīng)配置以響應(yīng)于所述第二信號(hào)從所述第一邏輯值轉(zhuǎn)變?yōu)樗龅诙壿嬛担鴮⑺鲚敵鲂盘?hào)從所述第二邏輯值轉(zhuǎn)變?yōu)樗龅谝贿壿嬛怠?/p>
7.根據(jù)權(quán)利要求5所述的設(shè)備,其中所述啟用電路進(jìn)一步包含:
第一電平移位器,其耦合到所述鎖存器的第一輸入,所述第一電平移位器經(jīng)配置以將所述第一信號(hào)的功率電平移位至所述第二供應(yīng)電壓的功率電平域;及
第二電平移位器,其耦合到所述鎖存器的第二輸入,所述第二電平移位器經(jīng)配置以將所述第二信號(hào)的功率電平移位至所述第二供應(yīng)電壓的功率電平域中。
8.根據(jù)權(quán)利要求7所述的設(shè)備,其中所述啟用電路進(jìn)一步包含:
單觸發(fā)脈沖產(chǎn)生器,其耦合在所述第二電平移位器和所述鎖存器的第二輸入之間,所述單觸發(fā)脈沖產(chǎn)生器經(jīng)配置以響應(yīng)于具有在所述第二電平移位器的輸出處移位的功率電平的所述第二信號(hào),而提供脈沖給所述鎖存器的第二輸入。
9.根據(jù)權(quán)利要求7所述的設(shè)備,其中所述啟用電路進(jìn)一步包括:
第一晶體管,其耦合在參考節(jié)點(diǎn)和位于所述第一電平移位器的輸出和所述鎖存器的第一輸入之間的節(jié)點(diǎn)之間,所述第一晶體管經(jīng)配置以響應(yīng)于來自所述鎖存器的所述輸出信號(hào)而被啟用;及
第二晶體管,其耦合在所述參考節(jié)點(diǎn)和位于所述第二電平移位器的輸出和所述鎖存器的第二輸入之間的節(jié)點(diǎn)之間,所述第二晶體管經(jīng)配置以響應(yīng)于來自所述鎖存器的所述輸出信號(hào)而被啟用。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于美光科技公司,未經(jīng)美光科技公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201710190131.4/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。





