[發明專利]一種SoC裝置有效
| 申請號: | 201611028064.8 | 申請日: | 2016-11-18 |
| 公開(公告)號: | CN106445879B | 公開(公告)日: | 2018-03-23 |
| 發明(設計)人: | 張毓 | 申請(專利權)人: | 南京火零信息科技有限公司 |
| 主分類號: | G06F15/78 | 分類號: | G06F15/78 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 210046 江蘇省南京市棲*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 性價比 soc 架構 | ||
1.一種SoC裝置,其特征在于:包括改進的8051核、flash核、模數轉換器、實時鐘、串口、SPI接口、通用IO口、通信收發器、數據存儲器、I2C接口,所述模數轉換器、實時鐘、串口、SPI接口、通用IO口通過SFR總線與8051核電性連接,所述I2C接口通過xmem總線與8051核電性連接,所述通信收發器通過SFR總線和xmem總線與8051核電性連接,所述數據存儲器通過xmem總線與8051核電性連接,所述flash核通過flash信號線與flash存取控制電路電性連接,所述flash存取控制電路通過讀寫總線與8051核電性連接,所述flash存取控制電路支持程序燒錄。
2.根據權利要求1所述的一種SoC裝置,其特征在于:所述通信收發器包括配置寄存器、數據緩沖器,所述配置寄存器通過SFR總線與8051核電性連接,所述數據緩沖器通過通過xmem總線與8051核電性連接。
3.根據權利要求1所述的一種SoC裝置,其特征在于:所述flash存取控制電路包括flash下載電路、flash只讀電路、flash讀寫電路,所述flash下載電路與下載控制相連用于接收上位機數據,按頁寫入全部原始程序,所述flash只讀電路與8051核相連作為程序空間的ROM來使用,所述flash讀寫電路通過8051總線與8051核相連用于部分更改flash內容,所述flash核分別與flash下載電路、flash只讀電路、flash讀寫電路電性連接,其中所述flash只讀電路與flash讀寫電路并聯后與所述flash下載電路并聯。
4.根據權利要求3所述的一種SoC裝置,其特征在于:所述flash下載電路包括下載控制狀態機、串口收發、串口波特率生成,所述串口波特率生成的輸出端與串口收發的輸入端連接,所述下載控制狀態機、串口收發雙向連接,所述下載控制狀態機與flash信號雙向連接,所述串口收發與串口信號雙向連接。
5.根據權利要求3所述的一種SoC裝置,其特征在于:所述flash讀寫電路部分更改flash內容通過在8051核的數據存儲器中包含一塊兩用RAM,平時作為8051的數據存儲器使用;當需要對flash的一部分進行改寫時,就搬移一部分程序到此RAM,然后程序跳轉到此RAM中運行,并對flash進行寫操作;寫完后跳轉回flash繼續運行。
6.根據權利要求1所述的一種SoC裝置,其特征在于:所述改進的8051核支持bank電路,包括指令執行狀態機、8051專用寄存器堆、8051輸入輸出控制接口和bank選擇電路,所述指令執行狀態機包括跳轉后控制信號,所述8051專用寄存器堆內包括bank序號用于配置下次要跳入的bank的序號,所述跳轉后控制信號、bank序號的輸出端與bank選擇電路的輸入端連接,所述8051輸入輸出控制接口的輸入端與flash核的輸出端連接,所述8051輸入輸出控制接口、bank選擇電路的輸出端均與組合邏輯電路的輸入端連接,所述組合邏輯電路將加bank后的地址發送給flash核。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于南京火零信息科技有限公司,未經南京火零信息科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201611028064.8/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種在線可重構PCI接口板卡平臺
- 下一篇:一種加速布線方法





