[發明專利]一種用于雷達信號處理的時序控制方法有效
| 申請號: | 201610164370.8 | 申請日: | 2016-03-22 |
| 公開(公告)號: | CN105807262B | 公開(公告)日: | 2018-04-03 |
| 發明(設計)人: | 胡敏;劉志平;劉帥;張靜;許劍鋒 | 申請(專利權)人: | 航天南湖電子信息技術股份有限公司 |
| 主分類號: | G01S7/02 | 分類號: | G01S7/02 |
| 代理公司: | 荊州市亞德專利事務所(普通合伙)42216 | 代理人: | 陳德斌 |
| 地址: | 434000 湖*** | 國省代碼: | 湖北;42 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 用于 雷達 信號 處理 時序 控制 方法 | ||
1.一種用于雷達信號處理的時序控制方法,機件包括檢測處理器、測高處理器、通訊控制器、脈沖壓縮器;檢測處理器由檢測單元(1)、時序單元(2)組成;檢測單元(1)包括脈壓接收模塊(101)、檢測處理模塊(102);時序單元(2)包括時序控制模塊(201)、脈壓緩存模塊(202)、目標緩存模塊(203);測高處理器由測高單元(3)、時序單元(4)組成;測高單元(3)包括脈壓接收模塊(301)、測高處理模塊(302);時序單元(4)包括時序控制模塊(401)、數據緩存模塊(402)、目標緩存模塊(403); 通訊控制器由對齊單元(5)、時序單元(6)組成;對齊單元和時序單元均包含在FPGA中,時序單元(6)包括時序控制模塊(601)、目標緩存模塊(602)、輸出緩存模塊(603);其特征在于:該用于雷達信號處理的時序控制方法是通過如下步驟實現的:
步驟一、通過FPGA對多個波位的數據打包;由DSP中數據處理模塊的A路或B路接收并計算上一個處理單元發送的數據,由緩存模塊S1或緩存模塊S2接收并發送數據給下一個處理單元;A路和B路、模塊S1和模塊S2乒乓式處理數據;
當A路或B路接收第M+1個數據包時,由B路或A路計算第M個數據包第N個周期的數據并發送第N-1個周期的數據給緩存模塊S2或S1;當緩存模塊S1或S2接收第N-1個周期的數據時,由緩存模塊S2或S1發送第N-2個周期的數據給下一個處理單元;
步驟二、當B路或A路處理完第N個周期的數據時,DSP會自動記錄處理所需要的時間t0 ms;當計算B路或A路發送完第N-1個周期的數據給緩存模塊S2或S1時,DSP會自動記錄發送所需要的時間t1 ms;當緩存模塊S2或S1發送完第N-2個周期的數據給下一個處理單元時,DSP會自動記錄發送所需要的時間t2 ms;通過檢測處理器和脈沖壓縮器對接收數據進行雜波抑制和信號檢測,獲得目標的方位和距離信息,并將目標的方位和距離信息分別發送給通訊控制器和測高處理器;
步驟三、通過對比時間t0 ms、t1 ms、t2 ms的關系,控制各模塊間數據的傳輸:
若T1=max(t0,t1)-t2>0,表示在B路處理完第N個周期的數據并發送完第N-1個周期的數據給模塊S2時,模塊S1已經發送完第N-2個周期的數據;則B路開始處理第N+1個周期的數據并發送第N個周期的數據給模塊S1,模塊S2開始發送第N-1個周期的數據給下一個處理單元;
若T2=max(t0,t1)-t2≤0,表示在B路處理完第N個周期的數據并發送完第N-1個周期的數據給模塊S2時,模塊S1發送第N-2個周期的數據未完成;則B路需等待|T2| ms后,再開始處理第N+1個周期的數據并發送第N個周期的數據至模塊S1,同時模塊S2開始向下一個處理單元發送第N-1個周期的數據;測高處理器根據接收到的檢測處理器和脈沖壓縮器發來的目標方位和距離數據完成測高處理,得到目標的高度信息,并將目標的高度信息發送給通訊控制器;
步驟四、重復以上過程,直到所有單元數據處理完成;通訊控制器將目標的方位和距離信息、目標的高度信息進行對齊處理后,發送至終端顯示器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于航天南湖電子信息技術股份有限公司,未經航天南湖電子信息技術股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610164370.8/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:中國昆蟲形態鑒別儀
- 下一篇:用戶終端接入信道的方法及基站節點





