[發明專利]一種用于單粒子加固FPGA的多閾值非對稱配置存儲器有效
| 申請號: | 201610070862.0 | 申請日: | 2016-02-02 |
| 公開(公告)號: | CN105741868B | 公開(公告)日: | 2018-06-22 |
| 發明(設計)人: | 趙元富;陳雷;張智龍;李學武;張彥龍;孫華波;王文鋒;倪劼 | 申請(專利權)人: | 北京時代民芯科技有限公司;北京微電子技術研究所 |
| 主分類號: | G11C11/417 | 分類號: | G11C11/417 |
| 代理公司: | 中國航天科技專利中心 11009 | 代理人: | 陳鵬 |
| 地址: | 100076 北*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 配置存儲器 寬長比 上電 非對稱配置 存儲器 單粒子 上拉 互連矩陣 競爭路徑 浪涌電流 作用電路 不對稱 非對稱 溝道 兩組 清零 電路 | ||
1.一種用于單粒子加固FPGA的多閾值非對稱配置存儲器,包括PMOS管M1,PMOS管M2,PMOS管M3,PMOS管M4,NMOS管M5,NMOS管M6,NMOS管M7,NMOS管M8,NMOS管M9,NMOS管M10,NMOS管M11,NMOS管M12,其特征在于還包括:PMOS管M13,PMOS管M14,PMOS管M15,PMOS管M16;
PMOS管M1的柵極連接PMOS管M4的漏極、NMOS管M7的漏極、NMOS管M8的漏極和NMOS管M11的漏極,PMOS管M1的源極連接電源,PMOS管M1的漏極連接PMOS管M2的柵極、NMOS管M5的漏極、NMOS管M8的柵極和NMOS管M12的漏極;PMOS管M2的柵極連接PMOS管M1的漏極、NMOS管M5的漏極、NMOS管M8的柵極和NMOS管M12的漏極,PMOS管M2的源極連接電源,PMOS管M2的漏極連接PMOS管M3的柵極、NMOS管M5的柵極、NMOS管M6的漏極、NMOS管M9的漏極和輸出端Z;PMOS管M3的柵極連接PMOS管M2的漏極、NMOS管M5的柵極、NMOS管M6的漏極、NMOS管M9的漏極和輸出端Z,PMOS管M3的源極連接電源,PMOS管M3的漏極連接PMOS管M4的柵極、NMOS管M6的柵極、NMOS管M7的漏極、NMOS管M10的漏極和輸出端ZN;PMOS管M4的柵極連接PMOS管M3的漏極、NMOS管M6的柵極、NMOS管M7的漏極、NMOS管M10的漏極和輸出端ZN,PMOS管M4的源極連接電源,PMOS管M4的漏極連接PMOS管M1的柵極、NMOS管M7的柵極、NMOS管M8的漏極和NMOS管M11的漏極;
NMOS管M5的柵極連接PMOS管M2的漏極、PMOS管M3的柵極、NMOS管M6的漏極、NMOS管M9的漏極和輸出端Z,NMOS管M5的源極接地,NMOS管M5的漏極連接PMOS管M1的漏極、PMOS管M2的柵極、NMOS管M8的柵極和NMOS管M12的漏極;NMOS管M6的柵極連接PMOS管M3的漏極、PMOS管M4的柵極、NMOS管M7的漏極、NMOS管M10的漏極和輸出端ZN,NMOS管M6的源極接地,NMOS管M6的漏極連接PMOS管M2的漏極、PMOS管M3的柵極、NMOS管M5的柵極、NMOS管M9的漏極和輸出端Z;NMOS管M7的柵極連接PMOS管M1的柵極、PMOS管M4的漏極、NMOS管M8的漏極和NMOS管M11的漏極,NMOS管M7的源極接地,NMOS管M7的漏極連接PMOS管M3的漏極、PMOS管M4的柵極、NMOS管M6的柵極、NMOS管M10的漏極和輸出端ZN;NMOS管M8的柵極連接PMOS管M1的漏極、PMOS管M2的柵極、NMOS管M5的漏極和NMOS管M12的漏極,NMOS管M8的源極接地,NMOS管M8的漏極連接PMOS管M1的柵極、PMOS管M4的漏極、NMOS管M7的柵極和NMOS管M11的漏極;
NMOS管M9的柵極連接字線WL,NMOS管M9的源極連接位線R,NMOS管M9的漏極連接PMOS管M2的漏極、PMOS管M3的柵極、NMOS管M5的柵極、NMOS管M6的漏極和輸出端Z;NMOS管M10的柵極連接字線WL,NMOS管M10的源極連接位線RN,NMOS管M10的漏極連接PMOS管M3的漏極、PMOS管M4的柵極、NMOS管M6的柵極、NMOS管M7的漏極和輸出端ZN;NMOS管M11的柵極連接字線WL,NMOS管M11的源極連接位線R,NMOS管M11的漏極連接PMOS管M1的柵極、PMOS管M4的漏極、NMOS管M7的柵極和NMOS管M8的漏極;NMOS管M12的柵極連接字線WL,NMOS管M12的源極連接位線RN,NMOS管M12的漏極連接PMOS管M1的漏極、PMOS管M2的柵極、NMOS管M5的漏極和NMOS管M8的柵極;
PMOS管M13的柵極接地,PMOS管M13的源級連接電源,PMOS管M13的漏極連接PMOS管M14的漏極;PMOS管M14的柵極接地,PMOS管M14的源極接PMOS管M2的漏極、PMOS管M3的柵極、NMOS管M5的柵極和NMOS管M6的漏極,PMOS管M14的漏極連接PMOS管M13地漏極;PMOS管M15的柵極接地,PMOS管M15的源極連接電源,PMOS管M15的漏極連接PMOS管M16的漏極;PMOS管M16的柵極連接PMOS管M1的柵極、PMOS管M4的漏極、NMOS管M7的柵極和NMOS管M8的漏極,PMOS管M16的源極連接PMOS管M3的漏極、PMOS管M4的柵極、NMOS管M6的柵極和NMOS管M7的漏極,PMOS管M16的漏極連接PMOS管M15的漏極;
所述配置存儲器具有三個輸入端,分別是字線WL,位線R和RN;兩個輸出端,分別是輸出端口Z和ZN;若字線WL置“1”,則通過位線R和RN給配置存儲器進行數據寫入,若對字線WL置“0”,配置存儲器則保存之前寫入的數據;輸出端口Z一直讀出M5柵極的電平,輸出端ZN口一直讀出M6柵極的電平。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京時代民芯科技有限公司;北京微電子技術研究所,未經北京時代民芯科技有限公司;北京微電子技術研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610070862.0/1.html,轉載請聲明來源鉆瓜專利網。





