[發明專利]電壓閥值檢測輸出電路在審
| 申請號: | 201610024714.5 | 申請日: | 2016-01-15 |
| 公開(公告)號: | CN105548671A | 公開(公告)日: | 2016-05-04 |
| 發明(設計)人: | 方鏡清 | 申請(專利權)人: | 中山芯達電子科技有限公司 |
| 主分類號: | G01R19/165 | 分類號: | G01R19/165 |
| 代理公司: | 中山市銘洋專利商標事務所(普通合伙) 44286 | 代理人: | 鄒常友 |
| 地址: | 528400 廣東省中山市火*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 電壓 檢測 輸出 電路 | ||
1.一種電壓閥值檢測輸出電路,其特征在于:包括順序連接的時延部和比較部,所述時延部連接電路的輸入端Vin,以獲取源信號;所述比較部連接外部一預設電壓Vset,該電壓Vset的值為判斷閥值,比較結果輸出至電路的輸出端Vout。
2.根據權利要求1所述的電壓閥值檢測輸出電路,其特征在于:所述時延部包括PMOS管Q1、NMOS管Q2,所述PMOS管Q1與NMOS管Q2串聯接于電源VCC端與地端之間,且二者的柵極共同連接于電路的輸入端Vin,二者的串聯結點連接所述比較部。
3.根據權利要求2所述的電壓閥值檢測輸出電路,其特征在于:所述PMOS管Q1的源極連接電源VCC端,其漏極連接所述NMOS管Q2的源極,所述NMOS管Q2的漏極連接地端,所述PMOS管Q1的漏極作為輸出。
4.根據權利要求3所述的電壓閥值檢測輸出電路,其特征在于:所述比較部包括運算放大器A1,該運算放大器A1的正相輸入端連接至所述PMOS管Q1的漏極,所述運算放大器A1的負相輸入端連接所述預設電壓Vset,運算放大器A1的輸出端連接電路的輸出端Vout。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中山芯達電子科技有限公司,未經中山芯達電子科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610024714.5/1.html,轉載請聲明來源鉆瓜專利網。





