[發(fā)明專利]分離柵快閃存儲器的制備方法在審
| 申請?zhí)枺?/td> | 201610004500.1 | 申請日: | 2016-01-05 |
| 公開(公告)號: | CN106952918A | 公開(公告)日: | 2017-07-14 |
| 發(fā)明(設(shè)計)人: | 吳永玉 | 申請(專利權(quán))人: | 中芯國際集成電路制造(上海)有限公司 |
| 主分類號: | H01L27/115 | 分類號: | H01L27/115;H01L27/11517;H01L21/265 |
| 代理公司: | 北京德琦知識產(chǎn)權(quán)代理有限公司11018 | 代理人: | 牛崢,王麗琴 |
| 地址: | 201203 *** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 分離 閃存 制備 方法 | ||
技術(shù)領(lǐng)域
本發(fā)明涉及半導(dǎo)體技術(shù)領(lǐng)域,尤其涉及一種分離柵快閃存儲器的制備方法。
背景技術(shù)
分離柵快閃存儲器包括存儲單元部分及外圍電路部分,現(xiàn)在工藝中分離柵快閃存儲單元部分的擦除柵和字線以及其外圍電路部分的柵極是同時進行制備的,典型的現(xiàn)有制備工藝中,如圖1a、圖1b所示,首先,提供半導(dǎo)體基底10,在半導(dǎo)體基底上于存儲單元區(qū)域11形成有存儲單元堆棧13,外圍電路區(qū)域12形成有外圍電路器件氧化物14;然后在半導(dǎo)體基底10上覆蓋形成第一多晶硅層15,并與外圍電路區(qū)域12的第一多晶硅層15上形成上表面與存儲單元堆棧13上表面平齊的停止層16;接著在半導(dǎo)體基底10上沉積覆蓋形成第二多晶硅層17;執(zhí)行化學(xué)機械研磨,以暴露存儲單元堆棧13上表面以及停止層16上表面;去除停止層16,這樣一來,在存儲單元區(qū)域11的字線區(qū)域的第一多晶硅層殘余15’和第二多晶硅層殘余17’構(gòu)成字線WL,在擦除柵區(qū)域的第一多晶硅層殘余形成擦除柵EG,在外圍電路區(qū)域12的外圍電路器件氧化物14上的第一多晶硅層構(gòu)成外圍電路器件柵極。
在上述的制備工藝中,由于存儲單元區(qū)域的存儲單元堆棧與外圍電路區(qū)域的外圍電路器件氧化物存在高度差,覆蓋半導(dǎo)體基底的第一多晶硅層于存儲單元區(qū)域的部分高于第一多晶硅層于外圍電路區(qū)域的部分,因此,在執(zhí)行化學(xué)機械研磨后,存儲單元區(qū)域的字線是由字線區(qū)域的第一多晶硅層殘余與第二多晶硅層殘余構(gòu)成的。然而,由于在第一多晶硅層表面上進行第二多晶硅層沉積時,兩層多晶硅層表面會形成一個氧化層界面,由此,使得第一多晶硅層與第二多晶硅層的接觸電阻變大,進而會導(dǎo)致存儲單元的字線電阻變大,影響存儲單元的讀寫速度。
發(fā)明內(nèi)容
為解決上述問題,本發(fā)明提供了一種分離柵快閃存儲器的制備方法,包括:
提供半導(dǎo)體基底,在所述半導(dǎo)體基底上于存儲單元區(qū)域形成存儲單元堆棧,外圍電路區(qū)域形成外圍電路器件氧化物;
在半導(dǎo)體基底上覆蓋形成第一多晶硅層,并與外圍電路區(qū)域的第一多晶硅層上形成上表面與存儲單元堆棧上表面平齊的停止層;
在半導(dǎo)體基底上沉積覆蓋形成第二多晶硅層;
執(zhí)行化學(xué)機械研磨,以暴露存儲單元堆棧上表面以及停止層上表面;
對存儲單元區(qū)域執(zhí)行預(yù)非晶化離子注入,并快速退火;
去除停止層。
進一步,所述預(yù)非晶化離子注入的元素為Ge、As、Sb中的一種或多種組合;預(yù)非晶化離子注入的能量為5K至40K,注入濃度為1E12至1E15。
進一步,所述快速退火的溫度為1000℃。
進一步,所述停止層的材質(zhì)為氧化物,通過濕法刻蝕去除所述停止層。
采用本發(fā)明提供的分離柵快閃存儲器的制備方法,在進行化學(xué)機械研磨后,對存儲單元區(qū)域執(zhí)行預(yù)非晶化離子注入,由此將構(gòu)成存儲單元字線的第一多晶硅層殘余和第二多晶硅層殘余之間的氧化層界面破壞,因此,降低了第一多晶硅層與第二多晶硅層之間的接觸電阻,進而提高了存儲單元的讀寫速度。
附圖說明
圖1a~圖1b為現(xiàn)有分離柵快閃存儲器制備方法結(jié)構(gòu)示意圖;
圖2為本發(fā)明一種分離柵快閃存儲器的制備方法流程示意圖;
圖3a~圖3b為本發(fā)明一種分離柵快閃存儲器制備方法結(jié)構(gòu)示意圖。
具體實施方式
為了使本發(fā)明的目的、技術(shù)方案及優(yōu)點更加清楚明白,以下參照附圖并舉實施例,對本發(fā)明作進一步詳細說明。
如圖2所示,本發(fā)明提供了一種分離柵快閃存儲器的制備方法,包括:
提供半導(dǎo)體基底,在所述半導(dǎo)體基底上于存儲單元區(qū)域形成存儲單元堆棧,外圍電路區(qū)域形成外圍電路器件氧化物;
在半導(dǎo)體基底上覆蓋形成第一多晶硅層,并與外圍電路區(qū)域的第一多晶硅層上形成上表面與存儲單元堆棧上表面平齊的停止層;
在半導(dǎo)體基底上沉積覆蓋形成第二多晶硅層;
執(zhí)行化學(xué)機械研磨,以暴露存儲單元堆棧上表面以及停止層上表面;
對存儲單元區(qū)域執(zhí)行預(yù)非晶化離子注入,并快速退火;
去除停止層。
以下結(jié)合附圖3a~圖3b并參照圖1a~圖1b對本發(fā)明進行詳細描述:
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中芯國際集成電路制造(上海)有限公司,未經(jīng)中芯國際集成電路制造(上海)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201610004500.1/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:一種網(wǎng)眼布料
- 下一篇:一種面料
- 同類專利
- 專利分類
H01L 半導(dǎo)體器件;其他類目中不包括的電固體器件
H01L27-00 由在一個共用襯底內(nèi)或其上形成的多個半導(dǎo)體或其他固態(tài)組件組成的器件
H01L27-01 .只包括有在一公共絕緣襯底上形成的無源薄膜或厚膜元件的器件
H01L27-02 .包括有專門適用于整流、振蕩、放大或切換的半導(dǎo)體組件并且至少有一個電位躍變勢壘或者表面勢壘的;包括至少有一個躍變勢壘或者表面勢壘的無源集成電路單元的
H01L27-14 . 包括有對紅外輻射、光、較短波長的電磁輻射或者微粒子輻射并且專門適用于把這樣的輻射能轉(zhuǎn)換為電能的,或適用于通過這樣的輻射控制電能的半導(dǎo)體組件的
H01L27-15 .包括專門適用于光發(fā)射并且包括至少有一個電位躍變勢壘或者表面勢壘的半導(dǎo)體組件
H01L27-16 .包括含有或不含有不同材料結(jié)點的熱電元件的;包括有熱磁組件的





