[發明專利]時鐘生成器和處理器系統在審
| 申請號: | 201580071950.6 | 申請日: | 2015-12-28 |
| 公開(公告)號: | CN107430413A | 公開(公告)日: | 2017-12-01 |
| 發明(設計)人: | A.科巴亞斯;S.托馬斯;R.丹達帕尼;J.加雷特 | 申請(專利權)人: | 信芯高技電子美國公司 |
| 主分類號: | G06F1/12 | 分類號: | G06F1/12;G06F21/60 |
| 代理公司: | 中國專利代理(香港)有限公司72001 | 代理人: | 畢錚,鄭冀之 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 時鐘 生成器 處理器 系統 | ||
1.一種時鐘生成器,所述時鐘生成器輸出處理器時鐘,所述處理器時鐘充當用在內容保護系統中的處理器的操作參考,所述時鐘生成器包括:
直接數字綜合部,其輸出所述處理器時鐘;
相位累加器,包括在直接數字綜合部中并且與參考時鐘同步地累加設定值;以及
隨機數生成器,其生成隨機數,
其中設定值基于隨機數而改變。
2.根據權利要求1所述的時鐘生成器,其中參考時鐘是多相位參考時鐘。
3.根據權利要求1所述的時鐘生成器,其中
設定值由多個比特組成,并且
多個比特中預定數目的高階比特通過處理器來設定。
4.一種包括根據權利要求1所述的時鐘生成器的數字顯示器。
5.一種包括根據權利要求1所述的時鐘生成器的數字AV接收器。
6.一種處理器系統,包括:
處理器,用在內容保護系統中;以及
時鐘生成器,其輸出處理器時鐘,所述處理器時鐘充當處理器的操作參考,
其中
時鐘生成器包括:
直接數字綜合部,其包括相位累加器并輸出所述處理器時鐘,相位累加器與參考時鐘同步地累加設定值;以及
隨機數生成器,其生成隨機數,并且設定值基于隨機數而改變。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于信芯高技電子美國公司,未經信芯高技電子美國公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201580071950.6/1.html,轉載請聲明來源鉆瓜專利網。





