[實用新型]一種調光控制電路有效
| 申請號: | 201520668749.3 | 申請日: | 2015-08-31 |
| 公開(公告)號: | CN204948436U | 公開(公告)日: | 2016-01-06 |
| 發明(設計)人: | 楊靖;梅當民;金學成 | 申請(專利權)人: | 英特格靈芯片(天津)有限公司 |
| 主分類號: | H05B37/02 | 分類號: | H05B37/02 |
| 代理公司: | 北京億騰知識產權代理事務所 11309 | 代理人: | 陳霽 |
| 地址: | 300457 天津市塘沽區天津開發區*** | 國省代碼: | 天津;12 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 調光 控制電路 | ||
1.一種調光控制電路,其特征在于,所述電路包括:主運放模塊(001)、延遲關閉模塊(002)、鉗位模塊(003)、維持環路模塊(004)、關閉電路模塊(005)以及工作環路模塊(006);延遲關閉模塊(002)與鉗位模塊(003)相連,鉗位模塊(003)同時又與主運放模塊(001)相連,關閉電路模塊(005)與維持環路模塊(004)以及主運放模塊(001)構成環路,關閉電路模塊(005)與工作環路模塊(006)以及主運放模塊(001)構成環路;其中,
延遲關閉模塊(002),用于延遲預定時間后,將所述鉗位模塊(003)徹底關閉;
鉗位模塊(003),用于將所述主運放模塊(001)中的節點電壓鉗位在預定的電壓值上;
主運放模塊(001),用于給所述工作環路模塊(006)充電;
維持環路模塊(004),用于維持所述主運放模塊(001)的正常工作;
關閉電路模塊(005),用于完成將LED輸出電流從正常到關閉的過程;
工作環路模塊(006),用于完成將LED輸出電流從零到正常的過程。
2.根據權利要求1所述的電路,其特征在于,所述主運放模塊(001)分別與所述工作環路模塊(006)和所述維持環路模塊(004)分別構成反饋環路。
3.根據權利要求1或2所述電路,其特征在于:
所述維持環路模塊(004)包括第二N型MOS管(N2)、第三電阻(R3)以及第一控制開關(S1);其中,
第二N型MOS管(N2)的漏極連接外部輸入電壓源(VN1),其柵極連接所述主運放模塊(001)的輸出端,其源極連接第三電阻(R3)的一端以及第一控制開關(S1)的一端;第三電阻(R3)的另一端接地(GND);第一控制開關(S1)另一端與主運放模塊(001)的負輸入端相連;
所述關閉電路模塊(005)包括第三控制開關(S3)、第四控制開關(S4)以及第四電阻(R4);其中,
第四控制開關(S4)的一端與主運放模塊(001)的輸出端相連,另一端與第三控制開關(S3)的一端相連;第三控制開關(S3)的另一端與第四電阻(R4)的一端相連;第四電阻(R4)的另一端接地(GND);
所述工作環路模塊(006)包括第一N型MOS管(N1)、第二電阻(R2)以及第二控制開關(S2);其中,
第一N型MOS管(N1)的漏極與LED串相連,實現第一N型MOS管(N1)和LED的串聯,其柵極與關閉電路模塊(005)中第三控制開關(S3)以及第四控制開關(S4)連接點相連,其源極與第二電阻(R2)的一端以及第二控制開關(S2)的一端相連;第二控制開關(S2)的另一端與主運放模塊(001)的負輸入端相連;第二電阻(R2)的另一端接地(GND)。
4.根據權利要求1或2所述的電路,其特征在于:
所述主運放模塊(001),主運放為兩級折疊共源共柵運放,其頻率補償形式為米勒補償,其第二級運放的輸入管的柵極連接所述鉗位模塊(003)的輸出端。
5.根據權利要求1或2所述的電路,其特征在于:
所述延遲關閉模塊(002)包括第一反相器(021)、第二反相器(022)、與非門(023)、第一D觸發器(024)以及第二D觸發器(025);其中,
PWM輸入信號與第一反相器(021)的輸入端相連,第一反相器(021)的輸出端與第二反相器(022)的輸入端相連;第二反相器(022)的輸出端與第一D觸發器(024)的數據輸入D端以及與非門(023)的一端相連;時鐘輸入CLK與第一D觸發器(024)以及第二D觸發器(025)的CLK端相連;EN為芯片使能輸入連接與非門(023)的另一端,與非門(023)輸出端與第一D觸發器(024)以及第二D觸發器(025)的復位RSET端相連;第一D觸發器(024)的Q端與第二D觸發器(025)的輸入D端相連,第二D觸發器(025)的Q端輸出為延遲關閉模塊(002)的輸出;
所述鉗位模塊(003)包括第二P型MOS管(P2)、第三P型MOS管(P3)以及第四P型MOS管(P4);其中,
第二P型MOS管(P2)的源極接輸入電源(VDD),其柵極接延遲關閉模塊(002)的輸出端,此處定義線名SHUT,其漏極接第三P型MOS管(P3)的源極;第三P型MOS管(P3)的柵漏連接第四P型MOS管(P4)的源極;第四P型MOS管(P4)柵漏短接一起作為鉗位模塊的輸出端,此處定義為VPD;該VPD連接所述主運放模塊(001)的第二級輸入管第八P型MOS管(P8)的柵極。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特格靈芯片(天津)有限公司,未經英特格靈芯片(天津)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201520668749.3/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種手術室醫療凈化空間環境光照系統
- 下一篇:鎢絲繩制備工藝





