[實用新型]高頻電感器有效
| 申請?zhí)枺?/td> | 201520621092.5 | 申請日: | 2015-08-18 |
| 公開(公告)號: | CN204946679U | 公開(公告)日: | 2016-01-06 |
| 發(fā)明(設(shè)計)人: | 蕭銘河;李邦彥;曾彥豪 | 申請(專利權(quán))人: | 威華微機電股份有限公司 |
| 主分類號: | H01F27/30 | 分類號: | H01F27/30;H01F27/32;H01F19/04 |
| 代理公司: | 北京泰吉知識產(chǎn)權(quán)代理有限公司 11355 | 代理人: | 張雅軍;謝瓊慧 |
| 地址: | 中國臺*** | 國省代碼: | 中國臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 高頻 電感器 | ||
技術(shù)領(lǐng)域
本實用新型涉及一種電感器,特別是涉及一種高頻電感器。
背景技術(shù)
目前市面上的電感器,主要可分為薄膜式(thinfilm)、積層式(multilayer)及繞線式(wirewound)。如臺灣第TWI430300證書號發(fā)明專利案(以下稱前案1)所公開的一種積層式電感器(圖未示),其包含多個絕緣層與多個線圈圖案層,且所述絕緣層與所述線圈圖案層是彼此交替地疊置而成,其通過彼此疊置而成的所述絕緣層與所述線圈圖案層以分別定義出該積層式電感器的一主體與一線圈。
詳細地來說,該前案1的積層式電感器是將各線圈圖案層對應鍍制于各絕緣層上;其中,各絕緣層上所鍍制的各線圈圖案層,只圍繞該積層式電感器的一軸線的1+7/8圈,且各線圈圖案層于其一內(nèi)端部及其一外端部尚需通過其所對應的絕緣層的位于各線圈圖案層的內(nèi)端部與外端部的兩貫孔及兩填置于其貫孔內(nèi)的導電導體,來分別與其下方的絕緣層上的線圈圖案層的內(nèi)端部及其上方的絕緣層上的線圈圖案層的外端部導通。此外,以各鍍制有線圈圖案層的絕緣層的制作程序來看,其皆需經(jīng)過鍍線圈圖案層程序、貫孔程序、線圈端部導通程序等三道程序。換句話說,當該積層式電感器的線圈所需匝數(shù)高達10圈時,該積層式電感器的制作方法則需交互地疊置達六層鍍制有各線圈圖案層的絕緣層,且總程序也多達十八道。因此,前案1的制作程序相當繁瑣。
為了進一步簡化積層式電感器的主體形成程序,臺灣第TW201440090A早期公開號發(fā)明專利案(以下稱前案2)則是公開的另一種積層式電感器1(見圖1)及其制造方法(見圖2至圖7)。該積層式電感器1的制造方法,包含以下步驟:(A)由下而上依序積層壓接一第一電路陶瓷母片110、一第二電路陶瓷母片120、一第三電路陶瓷母片130,及一第四電路陶瓷母片140(如圖2所示);(B)令一表面涂布有一焊墊電極(bondingpad)1501數(shù)組(array)的載膜150,面向該第一電路陶瓷母片110的一第一預定電路圖案1120數(shù)組設(shè)置(如圖3所示);(C)將該焊墊電極1501數(shù)組轉(zhuǎn)印至該第一電路陶瓷母片110上的第一預定電路圖案1120數(shù)組從而構(gòu)成一第一電路圖案112數(shù)組(如圖4所示);(D)剝離該載膜150(如圖5所示);(E)燒結(jié)所述電路陶瓷母片110、120、130、140以構(gòu)成一集合基板100(如圖6所示);及(F)以一刻劃具160對該集合基板100施予刻劃,令該集合基板100被分割成多個積層體10,且令集合基板100內(nèi)的第一電路圖案112數(shù)組被分割成多個第一電路圖案112并構(gòu)成如圖1所示的積層式電感器1。
如圖1所示,經(jīng)該步驟(F)所刻劃出的該積層式電感器1由下而上依序包含:一第一電路陶瓷片11、一第二電路陶瓷片12、一第三電路陶瓷片13,及一第四電路陶瓷片14。該第一電路陶瓷片11具有一非磁性體111,及該配置于該第一電路陶瓷片11的非磁性體111中的第一電路圖案112。該第二電路陶瓷片12與該第三電路陶瓷片13分別具有一磁性體121、131,及一分別配置于其磁性體121、131中的第二電路圖案122與第三電路圖案132。該第四電路陶瓷片14具有一非磁性體141,及一配置于該第四電路陶瓷片14的非磁性體141中的第四電路圖案142。
該積層式電感器1是利用所述電路陶瓷片11、12、13、14的電路圖案112、122、132、142以共同構(gòu)成一內(nèi)繞式的線圈。然而,詳細地來說,于執(zhí)行該步驟(A)前,是分別依序?qū)Χ鄠€陶瓷母片(圖未示)貫孔以于各陶瓷母片形成多個通孔、于各通孔內(nèi)填置導電糊以形成多個導電導體,以及在各陶瓷母片上涂置導電糊以形成各電路圖案112、122、132、142等多道程序,才可制得各電路陶瓷母片110、120、130、140。此外,在執(zhí)行完該步驟(E)的燒結(jié)處理與該步驟(F)的刻劃后才可取得各積層式電感器1的積層體10的外觀面。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于威華微機電股份有限公司,未經(jīng)威華微機電股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201520621092.5/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





