[發(fā)明專利]一種數(shù)據(jù)傳輸緩沖裝置有效
| 申請(qǐng)?zhí)枺?/td> | 201510973648.1 | 申請(qǐng)日: | 2015-12-22 |
| 公開(kāi)(公告)號(hào): | CN105589820B | 公開(kāi)(公告)日: | 2019-01-15 |
| 發(fā)明(設(shè)計(jì))人: | 梁利平;王昳;洪欽智;王志君 | 申請(qǐng)(專利權(quán))人: | 中國(guó)科學(xué)院微電子研究所 |
| 主分類號(hào): | G06F13/16 | 分類號(hào): | G06F13/16 |
| 代理公司: | 北京華沛德權(quán)律師事務(wù)所 11302 | 代理人: | 房德權(quán) |
| 地址: | 100029 *** | 國(guó)省代碼: | 北京;11 |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 數(shù)據(jù)傳輸 緩沖 裝置 | ||
1.一種數(shù)據(jù)傳輸緩沖裝置,應(yīng)用在處理器芯片中多核間的大規(guī)模數(shù)據(jù)交換領(lǐng)域,其特征在于,當(dāng)兩個(gè)所述數(shù)據(jù)傳輸緩沖裝置級(jí)聯(lián)時(shí),級(jí)聯(lián)裝置包括:第一數(shù)據(jù)傳輸緩沖裝置及第二數(shù)據(jù)傳輸緩沖裝置,所述第一數(shù)據(jù)傳輸緩沖裝置及所述第二數(shù)據(jù)傳輸緩沖裝置分別包括:第一寄存器及第二寄存器;
當(dāng)所述第一數(shù)據(jù)傳輸緩沖裝置中的所述第一寄存器與所述第二寄存器同時(shí)產(chǎn)生滿信號(hào),且有數(shù)據(jù)輸入時(shí),所述第一數(shù)據(jù)傳輸緩沖裝置向上一級(jí)數(shù)據(jù)傳輸緩沖裝置輸出的反饋應(yīng)答信號(hào)無(wú)效,所述第一數(shù)據(jù)傳輸緩沖裝置中的所述第一寄存器及所述第二寄存器為乒乓寄存器;其中,
當(dāng)所述反饋應(yīng)答信號(hào)無(wú)效時(shí),當(dāng)前一級(jí)的所述裝置的上一級(jí)所述裝置保持當(dāng)前的數(shù)據(jù)傳輸,確保數(shù)據(jù)傳輸在發(fā)生一拍阻塞時(shí),只插入一個(gè)傳輸氣泡,提高數(shù)據(jù)傳輸速率;所述當(dāng)前一級(jí)的所述裝置為所述第一數(shù)據(jù)傳輸緩沖裝置,所述上一級(jí)所述裝置為所述第一數(shù)據(jù)傳輸緩沖裝置的上一級(jí)數(shù)據(jù)傳輸緩沖裝置。
2.如權(quán)利要求1所述的裝置,其特征在于,當(dāng)所述第一寄存器與所述第二寄存器不同時(shí)產(chǎn)生滿信號(hào)時(shí),所述裝置輸出的反饋應(yīng)答信號(hào)有效;其中,
當(dāng)所述反饋應(yīng)答信號(hào)有效時(shí),當(dāng)前一級(jí)的所述裝置的上一級(jí)所述裝置更新為傳輸下一筆數(shù)據(jù)。
3.如權(quán)利要求1所述的裝置,其特征在于,所述裝置的輸入端口及輸出端口為一組單向數(shù)據(jù)傳輸總線接口。
4.如權(quán)利要求3所述的裝置,其特征在于,所述單向數(shù)據(jù)傳輸總線接口通過(guò)單向數(shù)據(jù)傳輸總線協(xié)議傳輸數(shù)據(jù);其中,所述協(xié)議為:
當(dāng)總線空閑時(shí)及數(shù)據(jù)傳輸完成時(shí),輸出的所述反饋應(yīng)答信號(hào)有效;
當(dāng)數(shù)據(jù)傳輸阻塞時(shí),輸出的所述反饋應(yīng)答信號(hào)無(wú)效。
5.如權(quán)利要求4所述的裝置,其特征在于,所述第一寄存器及所述第二寄存器的大小根據(jù)所述單向數(shù)據(jù)傳輸總線的控制線、地址線及數(shù)據(jù)線的位寬總和確定。
6.如權(quán)利要求1所述的裝置,其特征在于,當(dāng)所述第一寄存器與所述第二寄存器不同時(shí)產(chǎn)生空信號(hào)時(shí),所述裝置輸出數(shù)據(jù)。
7.如權(quán)利要求2所述的裝置,其特征在于,當(dāng)所述第一寄存器與所述第二寄存器不同時(shí)產(chǎn)生滿信號(hào)時(shí),所述裝置還接收輸入數(shù)據(jù)。
8.如權(quán)利要求1所述的裝置,其特征在于,所述裝置的個(gè)數(shù)根據(jù)所述處理器芯片中多核間的走線長(zhǎng)度確定。
9.如權(quán)利要求1所述的裝置,其特征在于,當(dāng)讀指針與寫指針?lè)謩e指向不同的寄存器,且所述裝置的輸出端口不發(fā)生阻塞且輸入端口無(wú)數(shù)據(jù)輸入時(shí),所述第一寄存器及所述第二寄存器同時(shí)產(chǎn)生空信號(hào)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中國(guó)科學(xué)院微電子研究所,未經(jīng)中國(guó)科學(xué)院微電子研究所許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201510973648.1/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
- 一種并發(fā)數(shù)據(jù)傳輸控制方法、裝置及終端
- 數(shù)據(jù)傳輸處理方法和數(shù)據(jù)傳輸器
- 一種數(shù)據(jù)傳輸方法及裝置
- 數(shù)據(jù)傳輸方法、裝置及設(shè)備
- 一種數(shù)據(jù)傳輸終端、方法及系統(tǒng)
- 一種物聯(lián)網(wǎng)數(shù)據(jù)傳輸方式的選擇方法和裝置
- 數(shù)據(jù)傳輸方法、數(shù)據(jù)傳輸裝置及計(jì)算機(jī)可讀存儲(chǔ)介質(zhì)
- 一種基于電價(jià)的非實(shí)時(shí)數(shù)據(jù)傳輸調(diào)度方法
- 基于云計(jì)算的數(shù)據(jù)傳輸處理方法、裝置及系統(tǒng)
- 一種數(shù)據(jù)處理方法、裝置及存儲(chǔ)介質(zhì)





