[發明專利]電子系統及其操作方法有效
| 申請號: | 201410198384.2 | 申請日: | 2014-05-13 |
| 公開(公告)號: | CN104158543B | 公開(公告)日: | 2018-12-28 |
| 發明(設計)人: | 大島俊;松浦達治;奧田裕一;中根秀夫;山本崇也;木村圭助 | 申請(專利權)人: | 瑞薩電子株式會社 |
| 主分類號: | H03M1/10 | 分類號: | H03M1/10 |
| 代理公司: | 中國國際貿易促進委員會專利商標事務所 11038 | 代理人: | 陳華成 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 電子 系統 及其 操作方法 | ||
本發明涉及電子系統及其操作方法。為了在包括DA轉換單元和AD轉換單元的電子系統中補償AD轉換單元的非線性和DA轉換單元的非線性,一種電子系統包括A/D轉換單元、D/A轉換單元、AD轉換補償單元、DA轉換補償單元以及校準單元。在校準操作期間,校準單元設置AD轉換補償單元的操作特性和DA轉換補償單元的操作特性。在校準操作期間設置的AD轉換補償單元的操作特性補償A/D轉換單元的AD轉換的非線性。在校準操作期間設置的DA轉換補償單元的操作特性補償D/A轉換單元的DA轉換的非線性。
對相關申請的交叉引用
于2013年5月13日提交的、包括說明書、附圖和摘要在內的日本專利申請No.2013-101038的公開內容在此全部引入作為參考。
技術領域
本發明涉及電子系統及其操作方法,并且尤其涉及在包括DA轉換單元和AD轉換單元的電子系統中對補償AD轉換單元的非線性和DA轉換單元的非線性有效的技術。
背景技術
以下專利文獻1描述了稱為后臺數字校正類型A/D轉換器的A/D轉換器。后臺數字校正類型A/D轉換器包括以低精度執行高速A/D轉換操作的主A/D轉換單元、以低速執行高分辨率A/D轉換的參考A/D轉換單元,以及根據主A/D轉換單元的數字信號和參考A/D轉換單元的數字信號生成最終的數字輸出信號的數字校正單元。
以下專利文獻2和非專利文獻1描述了稱為前臺數字校正類型A/D轉換器的A/D轉換器。前臺數字校正類型A/D轉換器包括主A/D轉換單元、參考D/A轉換單元、開關、前臺校準單元以及數字輸出生成單元。在校準操作期間,校準數字信號被參考D/A轉換單元轉換成校準模擬信號,并且該校準模擬信號經開關被提供給主A/D轉換單元的輸入端子。從主A/D轉換單元的輸出端子生成的數字信號被提供給數字輸出生成單元的輸入端子,數字輸出生成單元的最終數字輸出信號以及校準數字信號被提供給前臺校準單元,并且前臺校準單元的輸出信號被提供給數字輸出生成單元的控制輸入端子。因此,數字輸出生成單元受前臺校準單元的輸出信號的控制,以使得被提供給前臺校準單元的校準數字信號和數字輸出生成單元的最終數字輸出信號彼此一致。
[專利文獻1]
日本未經審查的專利公開No.2009-130444
[專利文獻2]
日本未經審查的專利公開No.2009-159415
[非專利文獻1]
Takashi Oshima等,“23mW 50-MS/s 10-bit Pipeline A/D Converter withNonlinear LMS Foreground Calibration”,2009 International Symposium onCircuits and Systems,pp.960-063。
發明內容
在本發明之前,本發明的發明人已經參與了結合在用于無線電通信的射頻半導體集成電路(RFIC)及諸如微控制器和微型計算機的大規模集成電路(LSI)中的高精度AD轉換器和DA轉換器的研究/開發。
在這種研究/開發中,在本發明之前,本發明人已經核查了專利文獻1中所描述的后臺數字校正類型A/D轉換器并且發現了以下問題。即,后臺數字校正類型A/D轉換器中由執行低速高分辨率A/D轉換的參考A/D轉換單元的半導體芯片所占用的面積相當大,這極大地增加了由內置A/D轉換器的半導體芯片所占用的總面積。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于瑞薩電子株式會社,未經瑞薩電子株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410198384.2/2.html,轉載請聲明來源鉆瓜專利網。





