[發(fā)明專利]主機板檢修治具在審
| 申請?zhí)枺?/td> | 201410123737.2 | 申請日: | 2014-03-28 |
| 公開(公告)號: | CN104951381A | 公開(公告)日: | 2015-09-30 |
| 發(fā)明(設計)人: | 陳浩彬;溫增興 | 申請(專利權)人: | 昆達電腦科技(昆山)有限公司;神達電腦股份有限公司 |
| 主分類號: | G06F11/22 | 分類號: | G06F11/22 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 215300 江蘇省蘇州*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 主機板 檢修 | ||
技術領域
本發(fā)明涉及一種主機板檢修治具,特別是一種可防止中央處理器于檢修時因不當的電流電壓供應而燒毀的主機板檢修治具。
背景技術
CPU供電電路為CPU提供電能,保證CPU在高頻、大電流工作狀態(tài)下穩(wěn)定地運行,滿足正常工作的需要,是電腦主機板中唯一工作在大電流狀態(tài)的供電電路單元,由于供電電路元器件發(fā)熱量較大,市網的強電磁脈沖及周圍環(huán)境條件因素也能影響到本供電電路,所以它是電腦主機板中故障率最高的部位。
CPU是主機板的運作核心,因此在維修主機板時,需要安裝一CPU在主機板上才能使主機板正常工作。送來檢修的主機板在進行檢修之前,往往無法事先了解其故障之處,再加上有些故障的主機板無法提供正常的電壓,使得開機測試時,待檢修的主機板因為異常的CPU供電電壓或CPU供電電流將測試用的CPU燒毀。
發(fā)明內容
本發(fā)明的主要目的在于提供一種可防止中央處理器于檢修時因不當的電流電壓供應而燒毀的主機板檢修治具。
本發(fā)明提供一種主機板檢修治具,其連接于一監(jiān)控電腦與一待測主機板之間,監(jiān)控電腦產生虛擬CPU核心電壓的指令,待測主機板上插接CPU假負載,待測主機板開機時產生CPU供電狀態(tài)電信號;且所述主機板檢修治具包括:第一傳輸模塊、CPLD與第二傳輸模塊,且第一傳輸模塊連接監(jiān)控電腦,CPLD連接第一傳輸模塊,第二傳輸模塊連接CPLD及CPU假負載;其中,
虛擬CPU核心電壓的指令從監(jiān)控電腦輸入至第一傳輸模塊,由CPLD處理成脈沖信號,再由第二傳輸模塊將脈沖信號輸出至CPU假負載以供待測主機板開機;
CPU供電狀態(tài)電信號從CPU假負載輸入至第二傳輸模塊,由CPLD處理成CPU供電狀態(tài)指令,再由第一傳輸模塊將CPU供電狀態(tài)指令輸出至監(jiān)控電腦。
與現(xiàn)有技術相比較,本發(fā)明主機板檢修治具結合CPU假負載與監(jiān)控電腦,可對待測主機板進行開機,并對開機過程中待測主機板上的CPU供電電路進行預檢查,維修人員可通過監(jiān)控電腦上的供電狀態(tài)結果了解待測主機板上的CPU供電電路是否正常,在CPU供電電路正常時,再將CPU裝上待測主機板開始檢測,從而防止CPU于檢修時因不當的電流電壓供應而燒毀。
【附圖說明】
圖1為本發(fā)明主機板檢修治具的結構示意圖。
【具體實施方式】
請參閱圖1所示,本發(fā)明主機板檢修治具30連接于一監(jiān)控電腦10與一待測主機板20之間,用于對待測主機板20上的CPU供電電路進行預檢查。監(jiān)控電腦10產生虛擬CPU核心電壓(CPU?Vcore)的指令,待測主機板20上插接CPU假負載21,待測主機板20開機時產生CPU供電狀態(tài)電信號。監(jiān)控電腦10可根據CPU假負載21的型號產生相應的虛擬CPU核心電壓(CPU?Vcore)的指令,也可以根據待測主機板20的開機時序產生相應的虛擬CPU核心電壓(CPU?Vcore)的指令。
所述主機板檢修治具30包括:
第一傳輸模塊31,其連接監(jiān)控電腦10,第一傳輸模塊31用以對主機板檢修治具30與監(jiān)控電腦10之間的信號進行雙向傳輸;于本實施例中,第一傳輸模塊31包括8051MCU?311、USB模塊312與USB連接器313,USB模塊312連接于8051MCU?311與USB連接器313之間,USB連接器313與監(jiān)控電腦10之間通過USB線纜連接;
CPLD?32?(CPLD的全稱:Complex?Programmable?Logic?Device,復雜可編程邏輯器件),其連接第一傳輸模塊31;于本實施例中,CPLD?32連接8051MCU?311;
第二傳輸模塊33,其連接CPLD?33及CPU假負載21,第二傳輸模塊33用以對主機板檢修治具30與CPU假負載21之間的信號進行雙向傳輸。
預檢查過程中,虛擬CPU核心電壓的指令從監(jiān)控電腦10輸入至第一傳輸模塊31,由CPLD?32處理成脈沖信號,再由第二傳輸模塊33將脈沖信號輸出至CPU假負載21以供待測主機板20開機;于本實施例中,第二傳輸模塊33輸出至CPU假負載21的脈沖信號包括Vcore信號、SVID?Clk信號、SVID?Data信號與VSS信號。
在待測主機板20開機的過程中,CPU供電狀態(tài)電信號從CPU假負載21輸入至第二傳輸模塊33,由CPLD?32處理成CPU供電狀態(tài)指令,再由第一傳輸模塊31將CPU供電狀態(tài)指令輸出至監(jiān)控電腦10;于本實施例中,CPU供電狀態(tài)電信號包括Powerok狀態(tài)信號與PowerGood狀態(tài)信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于昆達電腦科技(昆山)有限公司;神達電腦股份有限公司,未經昆達電腦科技(昆山)有限公司;神達電腦股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410123737.2/2.html,轉載請聲明來源鉆瓜專利網。





