[發(fā)明專利]固體攝像裝置在審
| 申請?zhí)枺?/td> | 201410072518.6 | 申請日: | 2014-02-28 |
| 公開(公告)號: | CN104469184A | 公開(公告)日: | 2015-03-25 |
| 發(fā)明(設計)人: | 櫻井賢 | 申請(專利權)人: | 株式會社東芝 |
| 主分類號: | H04N5/335 | 分類號: | H04N5/335 |
| 代理公司: | 永新專利商標代理有限公司 72002 | 代理人: | 夏斌 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 固體 攝像 裝置 | ||
技術領域
本發(fā)明的實施方式涉及一種固體攝像裝置。
背景技術
在固體攝像裝置中,在對從像素讀出的像素信號進行AD轉換時,有的為了縮短處理時間而使用列型AD轉換器。
發(fā)明內容
本發(fā)明要解決的課題在于提供一種固體攝像裝置,能夠減少在列型AD轉換器動作時產生的條紋。
一個實施方式的固體攝像裝置的特征在于,具備:像素陣列部,呈矩陣狀地配置有對光電轉換后的電荷進行蓄積的像素;基準電壓產生電路,產生基準電壓;列ADC電路,設置有對從上述像素讀出的像素信號與上述基準電壓進行比較的比較器,該列ADC電路基于上述比較器的比較結果按照每列來計算上述像素信號的AD轉換值;垂直信號線,按照每個上述列來傳送上述像素信號;電容器,通過按照每個上述列來保持與上述像素信號對應的電荷,由此進行模擬采樣;列間短路電路,在上述模擬采樣之前使上述垂直信號線在上述列間短路;以及模擬采樣時間控制部,對從解除上述列間的短路起到上述模擬采樣為止的時間進行控制。
另一個實施方式的固體攝像裝置的特征在于,具備:像素陣列部,呈矩陣狀地配置有對光電轉換后的電荷進行蓄積的像素;列ADC電路,基于從上述像素讀出的像素信號與基準電壓的比較結果,按照每列來計算上述像素信號的AD轉換值;以及定時控制電路,對上述比較結果的輸出定時在上述列間的分散進行控制。
發(fā)明的效果
根據上述構成的固體攝像裝置,能夠減少在列型AD轉換器動作時產生的條紋。
附圖說明
圖1是表示第一實施方式的固體攝像裝置的概略構成的框圖。
圖2是表示圖1的固體攝像裝置的像素的構成例的電路圖。
圖3是表示圖1的基準電壓產生電路及列ADC電路的構成例的電路圖。
圖4是表示圖1的像素的讀出動作時的各部的電壓波形的時間圖。
圖5是表示圖1的列間短路電路的構成例的電路圖。
圖6(a)是表示在模擬采樣前不進行列間短路的情況下的圖1的固體攝像裝置的各部的電壓波形的時間圖,圖6(b)是表示在模擬采樣前進行了列間短路的情況下的圖1的固體攝像裝置的各部的電壓波形的時間圖。
圖7(a)是表示在模擬采樣前不進行列間短路的情況下的自比較器輸出與其他比較器輸出的關系的時間圖,圖7(b)是表示在模擬采樣前進行了列間短路的情況下的自比較器輸出與其他比較器輸出的關系的時間圖。
圖8是表示應用了第二實施方式的固體攝像裝置的數碼相機的概略構成的框圖。
符號的說明:
1:像素陣列部;2:垂直掃描電路;3:負載電路;4:列ADC電路;5:水平寄存器;6:基準電壓產生電路;7:定時控制電路;7A:模擬采樣時間控制部;8:列間短路電路;PC:像素;Ta:行選擇晶體管;Tb:放大晶體管;Tr:復位晶體管;Td:讀出晶體管;PD:光電二極管;FD:浮動傳播區(qū);Vlin:垂直信號線;Hlin:水平控制線。
具體實施方式
以下,參照附圖對實施方式的固體攝像裝置進行詳細說明。另外,本發(fā)明不被這些實施方式限定。
(第一實施方式)
圖1是表示第一實施方式的固體攝像裝置的概略構成的框圖。
在圖1中,在固體攝像裝置設置有像素陣列部1。在像素陣列部1中,在行方向RD以及列方向CD上以m(m為正整數)行×n(n為正整數)列的量呈矩陣狀地配置有對光電轉換后的電荷進行蓄積的像素PC。此外,在該像素陣列部1中,在行方向RD上設置有進行像素PC的讀出控制的水平控制線Hlin,在列方向CD上設置有傳送從像素PC讀出的信號的垂直信號線Vlin。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于株式會社東芝,未經株式會社東芝許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410072518.6/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:補償電路和圖像傳感器
- 下一篇:延時拍攝方法及裝置





