[實用新型]基于CPCI總線接口的3U網絡擴展板卡有效
| 申請號: | 201320346334.5 | 申請日: | 2013-06-18 |
| 公開(公告)號: | CN203289473U | 公開(公告)日: | 2013-11-13 |
| 發明(設計)人: | 陳建峰;徐革梅;楊偉;李勇斌 | 申請(專利權)人: | 永濟新時速電機電器有限責任公司 |
| 主分類號: | H04L12/66 | 分類號: | H04L12/66 |
| 代理公司: | 太原科衛專利事務所(普通合伙) 14100 | 代理人: | 朱源 |
| 地址: | 044500 山*** | 國省代碼: | 山西;14 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 cpci 總線接口 網絡 擴展 板卡 | ||
1.一種基于CPCI總線接口的3U網絡擴展板卡,其特征在于:包括FPGA芯片(U1)、EPLD芯片(U2)、第一單片機(U3)、第二單片機(U4)、CAN網絡接口(U5)、I2C管理功能芯片(U6)、時鐘產生器(U7)、第一網絡接口(U8)、第二網絡接口(U9)、第三網絡接口(U10)、第四網絡接口(U11)、多路選擇開關(U12)、復位芯片(U13)、Flash配置芯片(U14)、PCI9056總線橋接口芯片(U15)、EEPROM配置芯片(U16)、JTAG總線管理專有芯片(U17)、帶有I2C總線的EEPROM芯片(U18)、BUFFER緩沖芯片(U19)、第一連接器(J1)、第二連接器(J2)、F48連接器(J3)、PC104連接器(J4);
其中,第一單片機(U3)與FPGA芯片(U1)雙向連接;第二單片機(U4)與FPGA芯片(U1)雙向連接;CAN網絡接口(U5)與第二單片機(U4)雙向連接;I2C管理功能芯片(U6)的輸入端與第二單片機(U4)的輸出端連接;時鐘產生器(U7)的輸出端分別與FPGA芯片(U1)的輸入端、第一單片機(U3)的輸入端、第二單片機(U4)的輸入端、EPLD芯片(U2)的輸入端連接;第一網絡接口(U8)與第一單片機(U3)雙向連接;第二網絡接口(U9)與第一單片機(U3)雙向連接;第三網絡接口(U10)與第二單片機(U4)雙向連接;第四網絡接口(U11)的輸入端與第二單片機(U4)的輸出端連接;多路選擇開關(U12)的輸入端與第四網絡接口(U11)的輸出端連接;多路選擇開關(U12)的輸出端與第二單片機(U4)的輸入端連接;復位芯片(U13)的輸入端與EPLD芯片(U2)的輸出端連接;復位芯片(U13)的輸出端分別與第一單片機(U3)的輸入端、第二單片機(U4)的輸入端連接;Flash配置芯片(U14)的輸出端與FPGA芯片(U1)的輸入端連接;PCI9056總線橋接口芯片(U15)與FPGA芯片(U1)雙向連接;EEPROM配置芯片(U16)的輸出端與PCI9056總線橋接口芯片(U15)的輸入端連接;JTAG總線管理專有芯片(U17)的輸入端與第二單片機(U4)的輸出端連接;JTAG總線管理專有芯片(U17)的輸出端與Flash配置芯片(U14)的輸入端連接;BUFFER緩沖芯片(U19)的輸入端與時鐘產生器(U7)的輸出端連接;第一連接器(J1)的輸入端與第二單片機(U4)的輸出端連接;第一連接器(J1)分別與PCI9056總線橋接口芯片(U15)、JTAG總線管理專有芯片(U17)雙向連接;第二連接器(J2)的輸入端分別與EPLD芯片(U2)的輸出端、I2C管理功能芯片(U6)的輸出端、帶有I2C總線的EEPROM芯片(U18)的輸出端、BUFFER緩沖芯片(U19)的輸出端連接;第二連接器(J2)分別與CAN網絡接口(U5)、多路選擇開關(U12)雙向連接;F48連接器(J3)分別與第一網絡接口(U8)、第二網絡接口(U9)、第三網絡接口(U10)、第四網絡接口(U11)、PC104連接器(J4)雙向連接;PC104連接器(J4)與FPGA芯片(U1)雙向連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于永濟新時速電機電器有限責任公司,未經永濟新時速電機電器有限責任公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201320346334.5/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:具有定時自檢功能的漏電檢測保護電路
- 下一篇:電視機防雷器





