[發明專利]一種模乘法器有效
| 申請號: | 201310521922.2 | 申請日: | 2013-10-29 |
| 公開(公告)號: | CN103577638A | 公開(公告)日: | 2014-02-12 |
| 發明(設計)人: | 李磊;李賽野;楊鵬;周恒;王健;周婉婷 | 申請(專利權)人: | 電子科技大學 |
| 主分類號: | G06F17/50 | 分類號: | G06F17/50;G06F7/52 |
| 代理公司: | 成都宏順專利代理事務所(普通合伙) 51227 | 代理人: | 周永宏 |
| 地址: | 611731 四川省成*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 乘法器 | ||
1.一種模(2n-3)乘法器,其特征在于,包括:n位二進制乘法器,n位CSA壓縮器陣列,第一模(2n-3)加法器,一位全加器,第二模(2n-3)加法器;
設A和B為所述模(2n-3)乘法器的輸入,共有n位,分別為[n-1:0],Y為所述模(2n-3)乘法器的輸出,共有n位,為[n-1:0],其中A[u:v],B[u:v]和Y[u:v]分別表示A、B和Y的第v位到第u位對應的數,具體連接關系如下:
所述n位二進制乘法器的兩個輸入端分別用于輸入所述模(2n-3)乘法器的兩個輸入A和B,所述n位二進制乘法器的輸出為P,其中P為2n位,為[2n-1:0];
所述n位CSA壓縮器陣列的三個輸入分別用于輸入所述n位二進制乘法器的輸出P的對應位數據P[n-1:0]、P[2n-1:n]和對應位數據組合P[2n-2:n+1#2n-1#2n-1],其中,所述#為連接符號,所述n位CSA壓縮器陣列的當前位輸出為L[n-1:0],所述n位CSA壓縮器陣列的進位輸出為H[n-1:0];
所述第一模(2n-3)加法器的兩個加數輸入端分別用于輸入所述n位CSA壓縮器陣列的輸出L[n-1:0]和所述n位CSA壓縮器陣列的進位輸出H[n-1:0]的對應位數據組合H[n-2:0#n-1],所述第一模(2n-3)加法器的輸出為T[n-1:0];
所述一位全加器的兩個輸入分別用于輸入所述n位二進制乘法器的輸出P的對應位數據P[n]和所述n位CSA壓縮器陣列的進位輸出H[n-1:0]的對應位數據H[n-1],所述一位全加器的輸出為W[2:1];
所述第二模(2n-3)加法器的兩個加數輸入端分別用于輸入所述第一模(2n-3)加法器的輸出T[n-1:0]和所述一位全加器的輸出W[2:1],所述第二模(2n-3)加法器的輸出即為所述模(2n-3)乘法器的輸出Y。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于電子科技大學,未經電子科技大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310521922.2/1.html,轉載請聲明來源鉆瓜專利網。





