[發明專利]實現智能手機多處理器高速并行加載的系統在審
| 申請號: | 201310489953.4 | 申請日: | 2014-01-22 |
| 公開(公告)號: | CN103677896A | 公開(公告)日: | 2014-03-26 |
| 發明(設計)人: | 王耀斌 | 申請(專利權)人: | 陜西高新實業有限公司 |
| 主分類號: | G06F9/445 | 分類號: | G06F9/445;G06F13/20 |
| 代理公司: | 西安億諾專利代理有限公司 61220 | 代理人: | 劉斌 |
| 地址: | 710000 陜西省西*** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 實現 智能手機 處理器 高速 并行 加載 系統 | ||
1.一種實現智能手機多處理器高速并行加載的系統,其特征在于,該系統包括:
1】提供總線開關、給智能手機植入多個處理器,所述多個處理器均包括數據總線、并互聯;
2】提供總線開關輸出使能端OE連接所有互聯的處理器數據總線,其控制隔離所有互聯的處理器數據總線;
3】選用上電復位及程序加載期間其IO管腳輸出為高電平的處理器,把該處理器的某個IO管腳接到該總線開關的使能端OE上,該IO管腳定義為OE_EN;?
4】編寫處理器程序代碼,在每個處理器程序加載結束后延時等待時間Tw,
使IO管腳OE_EN輸出低電平,并一直保持;或把每個總線開關的控制端采用與門控制,其輸入為兩個相連的處理器IO管腳輸出進行控制;把與門控制采用可編程器件CPLD來實現。
5】若有多個處理器互聯時,則選擇多個不同的IO管腳IO1、IO2……分別接到對應的總線開關的控制使能端OE上;按上面4】所示編寫不同的延時控制指令,控制使能端OE,即可。
2.根據權利要求1所述實現智能手機多處理器高速并行加載的系統,其特征在于:所述每個等待時間Tw相同或不同,其取決于其代碼大小及加載速度;其等待時間Tw為所有處理器的最長加載時間之差減去該處理器自身加載的時間。
3.根據權利要求2所述實現智能手機多處理器高速并行加載的系統,其特征在于:若為加載更可靠,?應在等待時間Tw再加上適當余量Δt,?Δt根據系統自身特點而定。
4.根據權利要求3所述實現智能手機多處理器高速并行加載的系統,其特征在于:所述編寫處理器程序代碼的程序包括匯編以及C語言,若采用FPGA則還應包括VHDL及Verilog。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于陜西高新實業有限公司,未經陜西高新實業有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310489953.4/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種超精密臥式拋光機床圓度測量用球桿儀連接板
- 下一篇:壓縮集裝箱裝置





