[發明專利]多網口智能網卡及數據處理方法在審
| 申請號: | 201310453543.4 | 申請日: | 2013-09-29 |
| 公開(公告)號: | CN103475493A | 公開(公告)日: | 2013-12-25 |
| 發明(設計)人: | 鞠林濤 | 申請(專利權)人: | 武漢希文科技股份有限公司 |
| 主分類號: | H04L12/02 | 分類號: | H04L12/02;G06F1/16 |
| 代理公司: | 湖北武漢永嘉專利代理有限公司 42102 | 代理人: | 喬宇 |
| 地址: | 430074 湖北省武漢*** | 國省代碼: | 湖北;42 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 多網口 智能 網卡 數據處理 方法 | ||
1.一種多網口智能網卡,其特征在于,包括FPGA芯片、存儲器、網絡管理芯片模塊、網絡變壓器模塊、光纖接口模塊和串行接口;
網絡變壓器模塊包括多個網絡變壓器;
光纖接口模塊包括多個光纖接口;
網絡管理芯片模塊與網絡變壓器模塊、光纖接口模塊連接,通過其接收被監視的網絡數據包,并發送給FPGA芯片;該網絡管理芯片模塊包括多個網絡管理芯片;
串行接口與FPGA芯片連接,接收外部對時信號,并轉發給FPGA芯片;
FPGA芯片接收串行接口轉發的對時信號,并接收網絡變壓器模塊和光纖接口模塊發送的網絡數據包,FPGA芯片對接收的網絡數據包按接收順序排列在數據包前增加接收序號和精確的接收時間,并發送給存儲器存儲。
2.根據權利要求1所述的多網口智能網卡,其特征在于,FPGA芯片與CPU連接,在CPU訪問時,建立DMA通道,并通過PCIE接口將存儲器中存儲的相應數據發送給CPU。
3.根據權利要求1所述的多網口智能網卡,其特征在于,所述存儲器為DDR2存儲芯片。
4.根據權利要求1所述的多網口智能網卡,其特征在于,所述FPGA芯片包括主時鐘模塊、仿真模塊以及均與仿真模塊連接的對時模塊、MAC層處理模塊、數據處理模塊、存儲器控制模塊和PCIE接口模塊。
5.根據權利要求1-4中任一項所述的多網口智能網卡,其特征在于,網絡變壓器模塊包括四個網絡變壓器;光纖接口模塊包括四個光纖接口;該網絡管理芯片模塊包括四個網絡管理芯片。
6.一種基于FPGA的多網口智能網卡的數據處理方法,其特征在于,包括以下步驟:
通過并行的多個網絡變壓器或多個光纖接口獲取被監視的網絡數據;
通過串行接口接收外部的對時信號,獲得高精度的時間信息;
對獲取的網絡數據進行并行預處理,將網絡數據包按接收順序排列在數據包前增加接收序號和精確的接收時間;
將經過預處理的網絡數據發送給存儲器存儲。
7.根據權利要求6所述的方法,其特征在于,還包括步驟:
在CPU訪問時,建立DMA通道,并通過PCIE接口將存儲器中存儲的相應數據發送給CPU。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于武漢希文科技股份有限公司,未經武漢希文科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310453543.4/1.html,轉載請聲明來源鉆瓜專利網。





