[發明專利]使用低速多端口功能單元代替高速功能單元的系統及方法無效
| 申請號: | 201310139440.0 | 申請日: | 2013-04-19 |
| 公開(公告)號: | CN103257668A | 公開(公告)日: | 2013-08-21 |
| 發明(設計)人: | 劉子君;張星;王東琳 | 申請(專利權)人: | 中國科學院自動化研究所 |
| 主分類號: | G06F1/04 | 分類號: | G06F1/04 |
| 代理公司: | 中科專利商標代理有限責任公司 11021 | 代理人: | 宋焰琴 |
| 地址: | 100190 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 使用 低速 多端 功能 單元 代替 高速 系統 方法 | ||
1.一種低速多端口功能單元代替高速功能單元的系統,該系統包括多端口低速功能單元(101)、可選的高速請求分發單元(102)和可選的回復拼接選通單元,其中,多端口低速功能單元的每一個端口接收一組高速時鐘請求信號和一個低速時鐘,高速時鐘主頻是低速時鐘主頻的N倍,N是大于等于1的整數,相鄰兩個低速時鐘之間僅偏移一個高速時鐘周期,多端口低速功能單元將處理后的多端口輸出信號經由回復拼接選通單元合成一組高速信號返回高速時鐘域。
2.根據權利要求1所述的系統,其特征在于,N個低速時鐘的采集沿分別對應高速時鐘的采集沿以完成對每個高速時鐘請求信號的處理。
3.根據權利要求2所述的系統,其特征在于,高速時鐘為CLKH,低速時鐘為CLKL0,CLKL1,CLKL2,……,CLKLN-1共N個,其中CLKL0的第一個時鐘上升沿與CLKH的第一個時鐘上升沿同時出現,CLKL1的時鐘第一個上升沿與CLKH的第二個時鐘上升沿同時出現,CLKL2的第一個時鐘上升沿與CLKH的第三個時鐘上升沿同時出現,依此類推,CLKLN-1的第一個時鐘上升沿與CLKH的第N個時鐘上升沿同時出現,CLKL0的第二個時鐘上升沿與CLKH的第N+1個時鐘上升沿同時出現,依此反復下去,每一個高速時鐘上升沿所對應的信號都有低速時鐘的上升沿信號相對應。
4.根據權利要求3所述的系統,其特征在于,高速時鐘下的請求信號組在每一個高速時鐘上升沿發生改變,而當每次改變時,都會對應一個低速時鐘的上升沿對該信號進行采集,并輸入多端口低速時鐘的一個端口。
5.根據權利要求4所述的系統,其特征在于,高速時鐘請求信號為Req0至ReqK-1共K個,K是大于等于1的整數,其中Req0被低速時鐘CLKL1域的寄存器采集,進入CLKL1域所包含的請求信號中,Req1被低速時鐘CLKL2域的寄存器采集,進入CLKL2域所包含的請求信號中,Req2被低速時鐘CLKL3域的寄存器采集,進入CLKL3域所包含的請求信號中,依此類推,ReqN-1被低速時鐘CLKL0域的寄存器采集,進入CLKL0域所包含的請求信號中,ReqN被低速時鐘CLKL1域的寄存器采集,進入CLKL1域所包含的請求信號中,如此反復工作保證高速信號域的信號無誤的進入低速多端口功能單元。
6.一種低速多端口功能單元代替高速功能單元的方法,該方法包括:多端口低速功能單元的每一個端口接收一組高速時鐘請求信號和一個低速時鐘,高速時鐘主頻是低速時鐘主頻的N倍,N是大于等于1的整數,相鄰兩個低速時鐘之間僅偏移一個高速時鐘周期,多端口低速功能單元將處理后的多端口輸出信號經由回復拼接選通單元合成一組高速信號返回高速時鐘域。
7.根據權利要求6所述的方法,其特征在于,N個低速時鐘的采集沿分別對應高速時鐘的采集沿以完成對每個高速時鐘請求信號的處理。
8.根據權利要求7所述的系統,其特征在于,高速時鐘為CLKH,低速時鐘為CLKL0,CLKL1,CLKL2,……,CLKLN-1共N個,其中CLKL0的第一個時鐘上升沿與CLKH的第一個時鐘上升沿同時出現,CLKL1的時鐘第一個上升沿與CLKH的第二個時鐘上升沿同時出現,CLKL2的第一個時鐘上升沿與CLKH的第三個時鐘上升沿同時出現,依此類推,CLKLN-1的第一個時鐘上升沿與CLKH的第N個時鐘上升沿同時出現,CLKL0的第二個時鐘上升沿與CLKH的第N+1個時鐘上升沿同時出現,依此反復下去,每一個高速時鐘上升沿所對應的信號都有低速時鐘的上升沿信號相對應。
9.根據權利要求8所述的方法,其特征在于,高速時鐘下的請求信號組在每一個高速時鐘上升沿發生改變,而當每次改變時,都會對應一個低速時鐘的上升沿對該信號進行采集,并輸入多端口低速時鐘的一個端口。
10.根據權利要求9所述的方法,其特征在于,高速時鐘請求信號為Req0至ReqK-1共K個,K是大于等于1的整數,其中Req0被低速時鐘CLKL1域的寄存器采集,進入CLKL1域所包含的請求信號中,Req1被低速時鐘CLKL2域的寄存器采集,進入CLKL2域所包含的請求信號中,Req2被低速時鐘CLKL3域的寄存器采集,進入CLKL3域所包含的請求信號中,依此類推,ReqN-1被低速時鐘CLKL0域的寄存器采集,進入CLKL0域所包含的請求信號中,ReqN被低速時鐘CLKL1域的寄存器采集,進入CLKL1域所包含的請求信號中,如此反復工作保證高速信號域的信號無誤的進入低速多端口功能單元。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國科學院自動化研究所,未經中國科學院自動化研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310139440.0/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:機場行李智能安檢分揀系統
- 下一篇:一種浴室洗浴用水智能控制系統





