[實用新型]一種改進的比例閥驅動回路有效
| 申請號: | 201220568066.7 | 申請日: | 2012-10-31 |
| 公開(公告)號: | CN202914850U | 公開(公告)日: | 2013-05-01 |
| 發明(設計)人: | 廖中原;鄭魏 | 申請(專利權)人: | 佛山市順德區瑞德電子實業有限公司 |
| 主分類號: | F16K31/02 | 分類號: | F16K31/02 |
| 代理公司: | 廣州廣信知識產權代理有限公司 44261 | 代理人: | 張文雄 |
| 地址: | 528300 廣東省佛*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 改進 比例 驅動 回路 | ||
1.一種改進的比例閥驅動回路,包括比例閥F1,其特征在于:比例閥F1的控制輸入端依次連接有驅動電路(3)、運算放大電路(2)和主控電路(1);所述主控電路(1)由主控芯片U1與使能電容C0連接構成,運算放大電路(2)由驅動芯片U2與濾波電容C1~C4、濾波電解電容EC1、晶體振蕩器TSO1、濾波電阻R4連接構成,驅動電路(3)由MOS管Q1、扼流電感L1、續流二極管D1、取樣電阻R1、驅動電阻R2和下拉電阻R3連接構成;所述主控芯片U1的信號輸出端與驅動芯片U2的信號輸入端連接,所述驅動電路(3)的輸入端與驅動芯片U2的輸出端連接;由主控電路(1)、運算放大電路(2)和驅動電路(3)整合恒流源發生器、顫振電流發生器以及信號疊加器的電路結構,輸出恒流方式驅動信號、實現對比例閥F1的驅動。
2.根據權利要求1所述的一種改進的比例閥驅動回路,其特征在于:所述主控電路(1)中,所述主控芯片U1的引腳8通過使能電容C0接地;所述運算放大電路(2)中,所述驅動芯片U2的引腳15連接有阻-容濾波支路,該阻-容濾波支路由濾波電容C1、濾波電解電容EC1和濾波電阻R4連接而成;濾波電容C2與C4并聯后一端接地、另一端接驅動芯片U2的引腳23,晶體振蕩器TSO1的三個引腳分別連接驅動芯片U2的引腳21、22、23,構成振蕩支路;由主控電路(1)和運算放大電路(2)連接配合構成恒流源發生器、顫振電流發生器電路結構。
3.根據權利要求1或2所述的一種改進的比例閥驅動回路,其特征在于:所述驅動電路(3)中,MOS管Q1的D極通過二極管D1連接比例閥F1的正極、通過取樣電阻R1和扼流電感L1連接比例閥F1的負極,所述MOS管Q1的G極通過驅動電阻R2連接驅動芯片U2的引腳14、通過下拉電阻R3接地,MOS管Q1的S極接地;由驅動電路(3)主控電路(1)和運算放大電路(2)連接配合構成信號疊加器的電路結構。
4.根據權利要求1或2所述的一種改進的比例閥驅動回路,其特征在于:驅動芯片U2的引腳16與主控芯片U1的13腳相連接,驅動芯片U2的引腳18與主控芯片U1的16腳相連接,驅動芯片U2的引腳20與主控芯片U1的17腳相連接,驅動芯片U2的引腳24與主控芯片U1的15腳相連接,驅動芯片U2的引腳26與主控芯片U1的14腳相連接,驅動芯片U2的引腳27與主控芯片U1的19腳相連接,驅動芯片U2的引腳28與主控芯片U1的20腳相連接。
5.根據權利要求1或2所述的一種改進的比例閥驅動回路,其特征在于:主控芯片U1的引腳9,驅動芯片U2的引腳8、引腳19和引腳23,晶體振蕩器TSO1的引腳1,濾波電容C2~C4的一端連接5V電源;濾波電阻R4的一端,濾波電解電容EC1的正極,比例閥F1的正極,續流二極管D1的負極連接24V電源。
6.根據權利要求1或2所述的一種改進的比例閥驅動回路,其特征在于:主控芯片U1的引腳7、驅動芯片U2的引腳7、引腳17和引腳21、晶體振蕩器TSO的引腳2、使能電容C0的一端、濾波電解電容EC1的負極、濾波電容C1~C4的一端和下拉電阻R3的一端接地。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于佛山市順德區瑞德電子實業有限公司,未經佛山市順德區瑞德電子實業有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201220568066.7/1.html,轉載請聲明來源鉆瓜專利網。





