[發明專利]基于PowerPC處理器的主控板無效
| 申請號: | 201210300014.6 | 申請日: | 2012-08-22 |
| 公開(公告)號: | CN103631325A | 公開(公告)日: | 2014-03-12 |
| 發明(設計)人: | 高文武;黃云全;李培;劉德偉;沈仁華;杜鷹 | 申請(專利權)人: | 成都愛斯頓測控技術有限公司 |
| 主分類號: | G06F1/16 | 分類號: | G06F1/16 |
| 代理公司: | 成都行之專利代理事務所(普通合伙) 51220 | 代理人: | 謝敏 |
| 地址: | 610000 四川省成都*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 powerpc 處理器 主控 | ||
技術領域
本發明涉及到一種計算機主控板,特別是涉及到一種基于PowerPC處理器的主控板。
背景技術
信息時代,數字時代使得嵌入式產品獲得了巨大的發展契機,目前嵌入式系統廣泛應用于國防、交通、通信、工業控制等領域
網絡化、信息化的要求隨著因特網技術的成熟、帶寬的提高日益提高,使得以往單一功能的設備趨向多元化,結構更加復雜。這就要求芯片設計廠商在芯片上集成更多的功能,為了滿足應用功能的升級,設計師們一方面采用更強大的嵌入式處理器如32位、64位RISC芯片或信號處理器DSP增強處理能力,同時增加功能接口,如USB,擴展總線類型,如CAN?BUS,加強對多媒體、圖形等的處理,逐步實施片上系統(SOC)的概念。但是接口的增多,導致在安裝和檢測上很不方便。
發明內容
本發明的目的在于克服上述現有技術的缺點和不足,提供一種基于PowerPC處理器的主控板,解決現有技術中接口過多,不好管理的問題。
本發明的目的通過下述技術方案實現:基于PowerPC處理器的主控板,包括處理中心和連接器,所述的處理中心包括CPU模塊和連接在CPU模塊上的三個PHY模塊,CPU模塊上還連接有一條Local總線和CPLD模塊,PHY模塊上的以太網接口和Local總線經連接器與外界進行數據交互。
所述的CPU模塊上還設置有兩個RS232串口,RS232串口通過連接器與外界進行數據交互。
所述的CPU模塊上還連接有一條PCIe總線,PCIe總線通過連接器與外界進行數據交互。
所述的CPU模塊上還連接有一條I2C總線,I2C總線經連接器與外圍設備進行數據交互,。
所述的CPLD模塊上還連接有一個復位模塊。
本發明的有益效果是:通過一個連接器將主控板上的接口進行集成,使得產品安裝和檢測上變得簡便。
附圖說明
圖1?為本發明的結構框圖。
具體實施方式
下面結合實施例對本發明作進一步的詳細說明,但是本發明的結構不僅限于以下實施例:
【實施例】
如圖1所示,基于PowerPC處理器的主控板,包括處理中心和連接器,所述的處理中心包括CPU模塊和連接在CPU模塊上的三個PHY模塊,CPU模塊上還連接有一條Local總線和CPLD模塊,PHY模塊上的以太網接口和Local總線經連接器與外界進行數據交互。
所述的CPU模塊上還設置有兩個RS232串口,RS232串口通過連接器與外界進行數據交互。
所述的CPU模塊上還連接有一條PCIe總線,PCIe總線通過連接器與外界進行數據交互。
所述的CPU模塊上還連接有一條I2C總線,I2C總線經連接器與外圍設備進行數據交互。
所述的CPLD模塊上還連接有一個復位模塊。
本實施例的CPU模塊采用Power?PC系列的P1011芯片,具有運行速度快、功耗低等優點;PHY模塊采用RTL8169S-32/64芯片,為10/100/1000自適應網卡芯片;CPLD模塊為復雜可編程邏輯器件,采用Altera?EPM7128S芯片,主要用于為Local總線提供時序支持,并且通過連接在CPLD模塊上的復位模塊為處理中心通過復位功能。?
本實施例的CPU模塊上還連接有2G的DDR2內存、128M的NOR?FLASH存儲器以及2G的NAND?FLASH存儲器,NOR?FLASH存儲器用于存儲系統程序。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都愛斯頓測控技術有限公司,未經成都愛斯頓測控技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210300014.6/2.html,轉載請聲明來源鉆瓜專利網。





