[發(fā)明專利]晶片及其電源開關(guān)電路的布局方法在審
| 申請?zhí)枺?/td> | 201210281548.9 | 申請日: | 2012-08-08 |
| 公開(公告)號: | CN103577621A | 公開(公告)日: | 2014-02-12 |
| 發(fā)明(設(shè)計)人: | 李東哲;張仲喬 | 申請(專利權(quán))人: | 揚智科技股份有限公司 |
| 主分類號: | G06F17/50 | 分類號: | G06F17/50;H01L27/02 |
| 代理公司: | 北京三友知識產(chǎn)權(quán)代理有限公司 11127 | 代理人: | 任默聞 |
| 地址: | 中國臺*** | 國省代碼: | 中國臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 晶片 及其 電源開關(guān) 電路 布局 方法 | ||
技術(shù)領(lǐng)域
本發(fā)明是有關(guān)于一種電源開關(guān)電路的布局方法,且特別是有關(guān)于一種在低功率積體電路設(shè)計上配置常開緩沖器(Always?On?buffer,AO?buffer)的電源開關(guān)電路的布局方法。
背景技術(shù)
在習(xí)知的低功率的集成電路的設(shè)計中,為了降低電源電壓下降(IR?drop)的現(xiàn)象,在開關(guān)信號傳輸導(dǎo)線中,透過串接多個常開緩沖器(Always?ON?buffer,AO?buffer)在電源開關(guān)電路(Power?Gating?Cell)間是一種常見的作法。通常,在習(xí)知技術(shù)中,常開緩沖器的布局通常需要通過人工的方式來放置在合適的位置,而在選擇可以放置常開緩沖器的區(qū)域時,也常需要尋找晶片中額外的區(qū)域。如此一來,除了增加布局的復(fù)雜度以外,還會耗去較大的布局面積,造成晶片成本的提升。
另外,在習(xí)知技術(shù)中,若采用具有雙電源接腳的架構(gòu)的常開緩沖器時,還需要針對電源線的走線作特殊的考量,也因此,經(jīng)常會發(fā)生所謂的走線壅塞(routing?congestion)的現(xiàn)象,而更為提升布局的復(fù)雜度,并可能導(dǎo)致布局面積的增加。
發(fā)明內(nèi)容
本發(fā)明提供多種電源開關(guān)電路的布局方法,有效降低線路布局的復(fù)雜度,并減少所需要的布局面積。
本發(fā)明提出一種電源開關(guān)電路的布局方法,包括:設(shè)定一信號起始點以及一信號終止點;于所述信號起始點以及所述信號終止點間的一傳輸路徑間放置多個標(biāo)準(zhǔn)電路區(qū)塊與多個緩沖器,其中各所述標(biāo)準(zhǔn)電路區(qū)塊具有所述標(biāo)準(zhǔn)電源開關(guān)電路;檢視所述信號起始點與相鄰的標(biāo)準(zhǔn)電路區(qū)塊間、相鄰的各所述標(biāo)準(zhǔn)電路區(qū)塊間以及所述信號終止點與相鄰的標(biāo)準(zhǔn)電路區(qū)塊間的多數(shù)條導(dǎo)線片段的線段長度;以及在各所述線段長度大于一預(yù)設(shè)值時,置換與各所述導(dǎo)線片段耦接的各所述標(biāo)準(zhǔn)電路區(qū)塊為所述整合電路區(qū)塊并成為多個被置換的電路區(qū)塊且移除各所述導(dǎo)線片段上的所述多個緩沖器,其中每一所述整合電路區(qū)塊具有一常開緩沖器以及一標(biāo)準(zhǔn)電源開關(guān)電路。
本發(fā)明另提出一種電源開關(guān)電路的布局方法,包括:建立一整合電路區(qū)塊,其中,整合電路區(qū)塊具有常開緩沖器以及標(biāo)準(zhǔn)電源開關(guān)電路。并且,設(shè)定信號起始點以及信號終止點,于信號起始點以及信號終止點間的信號傳輸路徑間放置多個整合電路區(qū)塊以成為多個傳輸電路區(qū)塊。
本發(fā)明更提出一種晶片,包括電源開關(guān)電路。其中,電源開關(guān)電路包括電源開關(guān)信號起始點、傳輸路徑、多個標(biāo)準(zhǔn)電路區(qū)塊、多個整合電路區(qū)塊以及電源開關(guān)信號終止點。其中,電源開關(guān)電路依據(jù)單一布線路徑配置由所述信號起始點通過標(biāo)準(zhǔn)電路區(qū)塊與所述整合電路區(qū)塊至電源開關(guān)信號終止點。
基于上述,本發(fā)明建立同時具有常開緩沖器以及標(biāo)準(zhǔn)電源開關(guān)電路的整合電路區(qū)塊,并在進(jìn)行晶片內(nèi)的信號布局時,利用整合電路區(qū)塊來取代標(biāo)準(zhǔn)電路區(qū)塊,并藉以克服傳輸信號上所可能發(fā)生的電源電壓下降(IR?drop)的現(xiàn)象。本發(fā)明所提供的利用整合電路區(qū)塊的置換方法,可以消除需要透過手動來置放常開緩沖器的動作,降低布局的復(fù)雜度,而整合電路區(qū)塊的布局面積又個別放置常開緩沖器以及標(biāo)準(zhǔn)電源開關(guān)電路的布局面積為小,有效減低電路布局的面積,進(jìn)以降低生產(chǎn)成本。
為讓本發(fā)明的上述特征和優(yōu)點能更明顯易懂,下文特舉實施例,并配合所附圖式作詳細(xì)說明如下。
附圖說明
圖1繪示本發(fā)明實施例的電源開關(guān)電路的布局方法的流程圖。
圖2A繪示整合電路區(qū)塊200的示意圖。
圖2B以及圖2C繪示圖1實施例的步驟S120~S140的一實施動作示意圖。
圖2D繪示圖2C的部份傳輸導(dǎo)線的連接方式的示意圖。
圖2E以及圖2F繪示圖1實施例的步驟S120~S140的另一實施動作示意圖。
圖3繪示本發(fā)明另一實施例的電源開關(guān)電路的布局方法的流程圖。
圖4繪示圖3實施例的一實施方式示意圖。
附圖說明:
S110~S140、S310~S330:電源開關(guān)電路的布局步驟
200:整合電路區(qū)塊
210、AOB1~AOB4:常開緩沖器
220:標(biāo)準(zhǔn)電源開關(guān)電路
201~208、251~2512:標(biāo)準(zhǔn)電路區(qū)塊
SIN:標(biāo)準(zhǔn)輸入端
SOUT:標(biāo)準(zhǔn)輸出端
AIN:常開輸入端
AOUT:常開輸出端
INV1、INV2:反向器
PM1:P型電晶體
VDDT、VCCT:電源傳輸端
SA1:信號起始點
SB1:信號終止點
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于揚智科技股份有限公司,未經(jīng)揚智科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210281548.9/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





