[發明專利]一種柵極驅動電路、方法及液晶顯示器有效
| 申請號: | 201210258201.2 | 申請日: | 2012-07-24 |
| 公開(公告)號: | CN103578433A | 公開(公告)日: | 2014-02-12 |
| 發明(設計)人: | 陳小川;薛海林;薛艷娜;李月;王學路 | 申請(專利權)人: | 北京京東方光電科技有限公司 |
| 主分類號: | G09G3/36 | 分類號: | G09G3/36 |
| 代理公司: | 北京派特恩知識產權代理事務所(普通合伙) 11270 | 代理人: | 蔣雅潔;武晨燕 |
| 地址: | 100176 北京市*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 柵極 驅動 電路 方法 液晶顯示器 | ||
技術領域
本發明涉及柵極驅動技術,尤其涉及一種柵極驅動電路、方法及液晶顯示器。
背景技術
液晶顯示器是目前常用的平板顯示器,其中薄膜場效應晶體管液晶顯示器(Thin?Film?Transistor?Liquid?Crystal?Display,TFT-LCD)是目前液晶顯示器中的主流產品。隨著TFT-LCD產品的競爭日益激烈,各廠家紛紛通過采用新技術來降低產品的成本,提高產品的市場競爭力。其中,GOA(Gate?on?Array)技術是指將TFT-LCD的柵極驅動器(Gate?Driver)集成在陣列基板上,形成對面板的掃描驅動。相比傳統覆晶薄膜(Chip?On?Flex/Film,COF)和直接綁定在玻璃上(Chip?On?Glass,COG)的工藝,其不僅可以節省成本,而且面板可以做到兩邊對稱美觀設計,省去了柵集成電路(Gate?IC)的綁定(Bonding)區域以及扇出(Fan-out)布線空間,實現了窄邊框的設計;同時由于可以省去Gate方向Bonding的工藝,對產能和良品率提升也比較有利。
目前,現在柵極驅動電路中常用的GOA電路采用10T1C模式,柵極驅動電路中的一個GOA單元僅能夠驅動一行柵極(Gate),且驅動每行柵極需要10個TFT,而小尺寸的顯示裝置在高每英寸像素數(PPI,Pixel?Per?Inch)的分辨率下,點偏差(Dot?pitch)會非常小,有時候不足30*90um,要在90um的空間上部署10個TFT就需要將這10個TFT排布成一排,這樣,就需要很大的一個封裝區域(sealing?area)。
發明內容
有鑒于此,本發明的主要目的在于提供一種柵極驅動電路、方法及顯示器,能夠減小GOA電路占用的空間,進而減小顯示裝置的封裝區域。
為達到上述目的,本發明的技術方案是這樣實現的:
本發明提供了一種柵極驅動電路,所述柵極驅動電路包括多級GOA單元,每個GOA單元包括上拉模塊、輸出模塊,
所述上拉模塊,用于在輸入信號為高電平時,將第二時鐘信號輸出給所述輸出模塊;
所述輸出模塊,用于在所述第二時鐘信號為高電平時導通,并在導通時將第三時鐘信號作為第一柵極驅動信號輸出,將第四時鐘信號作為第二柵極驅動信號輸出;
所述第三時鐘信號與第四時鐘信號相位相反周期相同,所述第二時鐘信號的周期為所述第三時鐘信號周期的二倍。
在上述方案中,所述GOA單元還包括下拉模塊,用于對上拉模塊進行下拉。
在上述方案中,所述第二時鐘信號由低電平變為高電平時,所述第三時鐘信號由低電平變為高電平,所述第四時鐘信號由高電平變為低電平。
在上述方案中,所述上拉模塊包括:開關器件一、升壓器件、開關器件三;其中,開關器件一的源極作為輸入信號端,柵極連接源極,漏極連接升壓器件的一端;
升壓器件的另一端連接開關器件三的漏極;
開關器件三的柵極連接在開關器件一的漏極與升壓器件的連接點上,源極作為第二時鐘信號輸入端,漏極與所述升壓器件的另一端連接;
所述升壓器件與開關器件三漏極的連接點作為所述上拉模塊的輸出端,連接所述輸出模塊。
在上述方案中,所述輸出模塊包括:開關器件七和開關器件十;其中,開關器件七的柵極連接所述上拉模塊的輸出端,源極作為第三時鐘信號輸入端,漏極作為第一柵極驅動信號輸出端;開關器件十的柵極連接所述上拉模塊的輸出端,源極作為第四時鐘信號輸入端,漏極作為第二柵極驅動信號輸出端。
在上述方案中,所述輸出模塊,還用于在所述第三時鐘信號由低電平變為高電平,所述第四時鐘信號由高電平變為低電平時,將所述第一柵極驅動信號拉低。
在上述方案中,所述輸出模塊還包括開關器件十一,柵極連接所述第四時鐘信號輸入端,源極連接所述第一柵極驅動信號輸出端,漏極連接低電平端。
在上述方案中,相鄰GOA單元的第二時鐘信號之間相位相反周期相同。
本發明還提供了一種液晶顯示器,所述液晶顯示器包括上述的柵極驅動電路。
本發明還提供了一種柵極驅動方法,所述柵極驅動方法包括:
在輸入信號為高電平時,上拉模塊將第二時鐘信號輸出給輸出模塊;
在所述第二時鐘信號為高電平時,輸出模塊導通,將第三時鐘信號作為第一柵極驅動信號輸出,將第四時鐘信號作為第二柵極驅動信號輸出;
所述第三時鐘信號與第四時鐘信號相位相反周期相同,所述第二時鐘信號的周期為所述第三時鐘信號周期的二倍。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京京東方光電科技有限公司,未經北京京東方光電科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210258201.2/2.html,轉載請聲明來源鉆瓜專利網。





