[發(fā)明專利]電容失配校正電路和電容失配校正方法有效
| 申請?zhí)枺?/td> | 201210177165.7 | 申請日: | 2012-05-31 |
| 公開(公告)號: | CN102684697A | 公開(公告)日: | 2012-09-19 |
| 發(fā)明(設(shè)計)人: | 殷秀梅;張弛;曹靖 | 申請(專利權(quán))人: | 北京昆騰微電子有限公司 |
| 主分類號: | H03M1/10 | 分類號: | H03M1/10 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 100097 北京市海淀區(qū)藍靛廠*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 電容 失配 校正 電路 方法 | ||
1.一種電容失配校正電路,應(yīng)用于集成電路,所述集成電路包括電容并聯(lián)電路,所述電容并聯(lián)電路包括兩個以上并聯(lián)連接的電容,其特征在于,所述電容失配校正電路集成在所述集成電路中,所述電容失配校正電路用于提供校正信號,將所述校正信號發(fā)送到所述集成電路的節(jié)點或支路,所述校正信號用于對所述節(jié)點或支路的信號進行補償以對所述電容并聯(lián)電路的電容失配進行校正。
2.根據(jù)權(quán)利要求1所述的電路,其特征在于,所述電容為開關(guān)電容;
所述集成電路中還包括:
控制信號生成模塊,用于根據(jù)在第一時鐘相位施加在所述電容并聯(lián)電路上的電壓,生成用于在第二時鐘相位控制施加在所述開關(guān)電容上的電壓的控制信號;
所述電容失配校正電路用于根據(jù)時鐘信號的相位和所述控制信號,提供所述校正信號。
3.根據(jù)權(quán)利要求2所述的電路,其特征在于,所述控制信號包括兩路以上控制子信號,所述控制子信號與所述開關(guān)電容一一對應(yīng);
所述電容失配校正電路包括兩個以上電容失配校正單元,所述兩個以上電容失配校正單元與所述控制子信號一一對應(yīng),所述電容失配校正單元用于根據(jù)接收的控制子信號和時鐘信號的相位,提供校正子信號;
所述校正信號為所述校正子信號的疊加。
4.根據(jù)權(quán)利要求2或3所述的電路,其特征在于,所述集成電路中包括串聯(lián)的N級流水線電路,所述電容并聯(lián)電路配置在所述流水線電路中,所述電容失配校正電路用于對第M級流水線電路中的電容并聯(lián)電路的電容失配進行校正,將所述校正信號發(fā)送到第P級流水線電路的節(jié)點或支路,N為大于或等于2的自然數(shù),M為大于或等于1并且小于或等于N的自然數(shù),P為大于M并且小于或等于N的自然數(shù)。
5.根據(jù)權(quán)利要求4所述的電路,其特征在于,所述集成電路為流水線模數(shù)轉(zhuǎn)換器,所述控制信號生成模塊具體為量化單元,所述流水線模數(shù)轉(zhuǎn)換器還包括:
末端模數(shù)轉(zhuǎn)換器,與所述N級流水線電路串聯(lián)連接;
數(shù)字校正模塊,與各級流水線電路和所述末端模數(shù)轉(zhuǎn)換器連接;
其中,所述流水線電路包括所述電容并聯(lián)電路、所述量化單元、余量放大單元和編碼單元,所述余量放大單元與所述電容并聯(lián)電路連接,所述編碼單元與所述余量放大單元連接;
所述電容失配校正電路用于對第M級流水線電路中的電容并聯(lián)電路的電容失配進行校正,將所述校正信號發(fā)送到第P級流水線電路的余量放大單元的輸入端。
6.一種電容失配校正方法,應(yīng)用于集成電路,所述集成電路中包括電容并聯(lián)電路,所述電容并聯(lián)電路包括兩個以上并聯(lián)連接的電容,其特征在于,所述方法包括:
提供校正信號;
將所述校正信號發(fā)送到所述集成電路的節(jié)點或支路,所述校正信號用于對所述節(jié)點或支路的信號進行補償以對所述電容并聯(lián)電路的電容失配進行校正。
7.根據(jù)權(quán)利要求6所述的方法,其特征在于,所述電容為開關(guān)電容;
所述集成電路中還包括:
控制信號生成模塊,用于根據(jù)在第一時鐘相位施加在所述電容并聯(lián)電路上的電壓,生成用于在第二時鐘相位控制施加在所述開關(guān)電容上的電壓的控制信號;
所述提供校正信號具體為:根據(jù)時鐘信號的相位和所述控制信號,提供所述校正信號。
8.根據(jù)權(quán)利要求7所述的方法,其特征在于,所述控制信號包括兩路以上控制子信號,所述控制子信號與所述開關(guān)電容一一對應(yīng);
所述提供校正信號具體為:根據(jù)兩路以上控制子信號和時鐘信號的相位,提供兩路以上校正子信號;
所述校正信號為所述兩路以上校正子信號的疊加。
9.根據(jù)權(quán)利要求7或8所述的方法,其特征在于,所述集成電路中包括N級流水線電路,所述電容并聯(lián)電路配置在所述流水線電路中,所述方法用于對第M級流水線電路中的電容并聯(lián)電路的電容失配進行校正,所述將所述校正信號發(fā)送到所述集成電路的節(jié)點或支路具體為:將所述校正信號發(fā)送到第P級流水線電路的節(jié)點或支路,N為大于或等于2的自然數(shù),M為大于或等于1并且小于或等于N的自然數(shù),P為大于M并且小于或等于N的自然數(shù)。
10.根據(jù)權(quán)利要求9所述的方法,其特征在于,所述集成電路為流水線模數(shù)轉(zhuǎn)換器,所述控制信號生成模塊具體為量化單元,所述流水線模數(shù)轉(zhuǎn)換器還包括:
末端模數(shù)轉(zhuǎn)換器,與所述N級流水線電路串聯(lián)連接;
數(shù)字校正模塊,與各級流水線電路和所述末端模數(shù)轉(zhuǎn)換器連接;
其中,所述流水線電路包括所述電容并聯(lián)電路、所述量化單元、余量放大單元和編碼單元,所述余量放大單元與所述電容并聯(lián)電路連接,所述編碼單元與所述余量放大單元連接;
所述將所述校正信號發(fā)送到所述集成電路的節(jié)點或支路具體為:將所述校正信號發(fā)送到第P級流水線電路的余量放大單元的輸入端。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于北京昆騰微電子有限公司,未經(jīng)北京昆騰微電子有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210177165.7/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 低中頻接收機的I/Q失配補償電路
- 一種帶有阻抗失配網(wǎng)絡(luò)的EMI濾波器網(wǎng)絡(luò)
- 基于p范數(shù)的相位編碼信號和失配濾波器的聯(lián)合優(yōu)化方法
- 一種具備數(shù)字失配校正能力的逐次逼近型模數(shù)轉(zhuǎn)換器
- 一種具有溫度效應(yīng)模型的失配模型之建模方法
- 一種MOS晶體管的器件失配模型的修正方法及系統(tǒng)
- 一種通用交替采樣ADC系統(tǒng)
- 一種基于兩次相位補償?shù)姆€(wěn)健自適應(yīng)脈沖壓縮方法
- 電阻失配模型及提取方法
- 使用與失配計數(shù)相比較的可變基準(zhǔn)的同步檢測電路和方法





