[發明專利]時鐘用異步FIFO存儲器無效
| 申請號: | 201210161477.9 | 申請日: | 2012-05-23 |
| 公開(公告)號: | CN102723108A | 公開(公告)日: | 2012-10-10 |
| 發明(設計)人: | 陳峰 | 申請(專利權)人: | 常州芯奇微電子科技有限公司 |
| 主分類號: | G11C11/413 | 分類號: | G11C11/413 |
| 代理公司: | 蘇州廣正知識產權代理有限公司 32234 | 代理人: | 劉述生 |
| 地址: | 213000 江蘇省常州市鐘樓區鐘樓經濟*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 時鐘 異步 fifo 存儲器 | ||
1.一種時鐘用異步FIFO存儲器,其特征在于,包括:數據輸入端、主放大電路、雙端口存儲單元、邏輯控制電路、讀/寫地址譯碼電路、讀寫控制存儲電路和數據輸出端,所述數據輸入端、主放大電路、雙端口存儲單元和數據輸出端依次連接,所述雙端口存儲單元分別與讀/寫地址譯碼電路和邏輯控制電路相連接,所述讀寫控制存儲電路與讀/寫地址譯碼電路相連接。
2.根據權利要求1所述的時鐘用異步FIFO存儲器,其特征在于,所述邏輯控制電路包括至少兩個多路選擇器。
3.根據權利要求1所述的時鐘用異步FIFO存儲器,其特征在于,所述讀/寫地址譯碼電路包括讀地址譯碼器和寫地址譯碼器。
4.根據權利要求1所述的時鐘用異步FIFO存儲器,其特征在于,所述雙端口存儲單元為雙端口隨機靜態存儲器SRAM。
5.根據權利要求1所述的時鐘用異步FIFO存儲器,其特征在于,所述讀寫控制存儲電路包括數據深度存儲單元和數據控制單元。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于常州芯奇微電子科技有限公司,未經常州芯奇微電子科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201210161477.9/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:碳納米結構的保護和表面改性
- 下一篇:一種雙波輪三動力洗衣機及其控制方法





