[發明專利]無線發送電路以及利用該電路的收發機有效
| 申請號: | 201110185923.5 | 申請日: | 2005-06-21 |
| 公開(公告)號: | CN102307049A | 公開(公告)日: | 2012-01-04 |
| 發明(設計)人: | 田中聰;赤峰幸德;川邊學;木村泰之;岡崎孝男 | 申請(專利權)人: | 瑞薩電子株式會社 |
| 主分類號: | H04B1/00 | 分類號: | H04B1/00 |
| 代理公司: | 永新專利商標代理有限公司 72002 | 代理人: | 徐殿軍 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 無線 發送 電路 以及 利用 收發 | ||
本申請是申請日為2005年6月21日、申請號為200510078673.x、發明名稱為“無線發送電路以及利用該電路的收發機”的中國專利申請的分案申請。
技術領域
本發明涉及移動通信機使用的發送電路,特別是涉及適合大規模集成化的無線發送電路以及把該電路應用在發送電路上的收發機。
背景技術
隨著移動通信機的爆發式普及,強烈要求小型化和低成本化。為此,提高了集成度的收發集成電路的應用是人們所期望的。作為提高了集成度的收發機用集成電路的過去例子,由日立制作所于2001年發表(參照非專利文獻1)。該例子應用了位移式PLL發送電路,發送機除了RF頻帶相位同步環(PLL)、中頻(IF)頻帶PLL外還有發送振蕩器的共計3個振蕩電路,以及還存在包含其的PLL電路。
而且,公知的是在數字輸入和Δ·∑(Δ∑)調制器之間,使用了設有數字高頻振動(デジタルディザ)電路的調制型分數分頻PLL頻率合成器的移動電話的結構,其中該高頻振動電路的工作方式是,從該數字輸入中把離散變化的且時間平均和該數字輸入一致的數字輸出提供給Δ·∑調制器(例如參照專利文獻1)。另外,“Δ·∑調制器”一般稱作“∑Δ調制器”,所以下面使用“∑Δ調制器”這個詞。
專利文獻1日本專利申請特開2002-152044號公報
非專利文獻1S·田中等人的“GSM/DCS1800?Dual?Band?Direct-Conversion?Transceiver?IC”,Proceedings?of?the?27th?European?Solid-State?Circuits?Conference(“GSM/DCS1800雙頻帶直接轉換收發集成電路”,第27屆歐洲固態電路年會進展),2001年,第492-495頁。
在上面的以往例子中,需要TX(發送頻率)用、RF(高頻)用、IF頻率用共計3個振蕩器。如果要集成這些振蕩器,對于任何振蕩器都要求低噪聲,因此在集成電路上,需要專用面積的尺寸較大的電感,小型化是很困難的。
在后一個以往例子中,展示了例如,使用1個PLL,產生IF、RF兩種局部振蕩信號的電路結構,不過對于這些頻率配置所產生的寄生問題卻并沒有進行研究。而且,對用于這種局部振蕩器的合成器上很適用的∑Δ合成器也有所提及,在解決∑Δ合成器特有的寄生問題之際,對于高頻振動電路的必要性有所敘述,但是并沒有闡述可以避開寄生問題、同時可實現進一步小型化的具體結構。
發明內容
于是,本發明的目的在于提供一種避開寄生問題并且適用小型化、且可以減少元件個數的高集成度的發送電路。
而且,提供一種使用了上述發送電路的收發機也是目的之一。
如果展示本發明的代表實施例,則其如下所述。也就是說,根據本發明的發送電路,其特征在于,具備:第1頻率發生電路、第1頻率變換電路、輸入上述第1頻率變換電路的輸出的第2頻率變換電路和第1分頻電路,上述第1頻率發生電路的輸出,通過上述第1分頻電路作為上述第1頻率變換電路的局部振蕩信號提供,上述第1頻率發生電路的輸出,直接或者通過第2分頻電路作為上述第2頻率變換電路的局部振蕩信號提供,上述第1分頻電路的分頻數設定為可調整。這里,上述各電路就圖1而言分別為,第1頻率發生電路相當于合成器SS,第1頻率變換電路相當于正交調制器8,第2頻率變換電路相當于位移式PLL,第1分頻電路部相當于分頻器30、31,第2分頻電路部相當于27、29。
本發明具有如下效果,依據本發明,以1個PLL合成器兼用作RF頻帶PLL和IF頻帶PLL,可以減少所需要的振蕩器個數,使無線發送電路小型化。
附圖說明
下面,參照附圖,詳細說明本發明的實施例。
圖1是表示本發明第1實施例的收發電路結構圖;
圖2是表示本發明第1實施例的分頻比控制的圖;
圖3是表示有關本發明第1實施例控制部分的結構例的圖;
圖4是表示有關本發明第1實施例控制部分動作的流程圖;
圖5是表示有關本發明第2實施例控制部分的結構例的圖;
圖6是表示有關本發明第2實施例的接收來自基帶的控制數據的圖;
圖7是表示在本發明第3實施例中使用的壓控振蕩器的結構例的圖;
圖8是表示控制圖7所示的壓控振蕩器的電路結構的圖;
圖9是表示在本發明第3實施例中使用的1級∑Δ調制器的結構例的圖;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于瑞薩電子株式會社,未經瑞薩電子株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201110185923.5/2.html,轉載請聲明來源鉆瓜專利網。





